摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第一章 前言 | 第11-15页 |
·频率源的发展 | 第11-12页 |
·频率合成器的主要指标 | 第12-13页 |
·频率合成器的国内外发展现状 | 第13-14页 |
·本文主要内容 | 第14-15页 |
第二章 频率合成技术的理论与发展及Σ-Δ调制的应用 | 第15-32页 |
·直接数字频率合成 | 第15-23页 |
·DDS 的工作原理 | 第15-16页 |
·DDS 的组成 | 第16-17页 |
·DDS 的频谱特性 | 第17-23页 |
·锁相环(PLL)的工作原理 | 第23-29页 |
·锁相环的组成 | 第23-26页 |
·锁相环电路的数学模型 | 第26-28页 |
·锁相环路的相位噪声 | 第28-29页 |
·Σ-Δ调制 | 第29-32页 |
第三章 小步进频率源方案研究 | 第32-42页 |
·传统频率源分析 | 第32-34页 |
·直接模拟频率合成 | 第32页 |
·锁相频率合成 | 第32-33页 |
·直接数字合成 | 第33-34页 |
·现代频率源技术分析 | 第34-38页 |
·多相锁相电路 | 第34-35页 |
·DDS 与 PLL 环外混频电路 | 第35-36页 |
·DDS 与 PLL 环内混频电路 | 第36页 |
·DDS 作小数分频内插与 PLL 电路 | 第36-37页 |
·PLL+DDS+PLL 电路 | 第37-38页 |
·方案总结 | 第38-39页 |
·Σ-Δ调制技术在频率源中的应用 | 第39-42页 |
第四章 500MHZ-2.6GHZ 小步进频综模块设计 | 第42-52页 |
·引言 | 第42页 |
·方案论证及可行性分析 | 第42-52页 |
·总体方案 | 第42-43页 |
·关键指标 | 第43-44页 |
·器件选择 | 第44-50页 |
·系统方案论证 | 第50-52页 |
第五章 部分关键电路的设计 | 第52-68页 |
·点频源的设计 | 第52-57页 |
·DDS 系统时钟设计 | 第52-56页 |
·二级本振电路设计 | 第56-57页 |
·DDS 电路 | 第57-62页 |
·ADF4350 模块电路 | 第62-63页 |
·单片机模块 | 第63-64页 |
·系统及功能模块电源设计 | 第64-65页 |
·PCB 板布局布线 | 第65-66页 |
·腔体屏蔽 | 第66-68页 |
第六章 系统性能测试 | 第68-74页 |
第七章 结论 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-78页 |
攻硕期间取得的研究成果 | 第78-79页 |