高可靠性遥测数据记录器的设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 1 绪言 | 第10-18页 |
| ·课题研究背景及来源 | 第10-11页 |
| ·课题研究目的及意义 | 第11-12页 |
| ·课题的国内外研究现状 | 第12-16页 |
| ·国外研究现状 | 第12-14页 |
| ·国内研究现状 | 第14-16页 |
| ·本文的研究内容和组织结构 | 第16-17页 |
| ·本章小结 | 第17-18页 |
| 2 系统分析与总体设计 | 第18-26页 |
| ·遥测数据记录器的技术指标 | 第20页 |
| ·系统工作原理及工作模式 | 第20-24页 |
| ·工作原理 | 第20-23页 |
| ·系统工作模式 | 第23-24页 |
| ·总体设计方案 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 3 数据记录器硬件设计与实现 | 第26-36页 |
| ·数据采集解码单元硬件设计 | 第26-27页 |
| ·双 FLASH 存储单元硬件设计 | 第27-30页 |
| ·FLASH 自断电保护单元硬件设计 | 第30-31页 |
| ·电压功能状态指示单元硬件设计 | 第31-33页 |
| ·实时监测单元硬件设计 | 第33-34页 |
| ·本章小结 | 第34-36页 |
| 4 数据记录器逻辑控制与实现 | 第36-50页 |
| ·数据记录器逻辑控制总体方案设计 | 第36-37页 |
| ·解码控制逻辑设计 | 第37-40页 |
| ·倍频设计 | 第37-38页 |
| ·消抖设计 | 第38-39页 |
| ·解码控制设计 | 第39-40页 |
| ·高速数据缓存 FIFO 逻辑设计 | 第40-43页 |
| ·高速 FIFO 写时序设计 | 第41-42页 |
| ·高速 FIFO 读时序设计 | 第42-43页 |
| ·双 FLASH 存储逻辑设计 | 第43-48页 |
| ·双 FLASH 的擦除及无效块检验 | 第43-45页 |
| ·双 FLASH 的写操作 | 第45-47页 |
| ·双 FLASH 的读操作 | 第47-48页 |
| ·实时监测逻辑设计 | 第48-49页 |
| ·本章小结 | 第49-50页 |
| 5 数据记录器高可靠性设计 | 第50-70页 |
| ·数据记录器可靠性建模与预计 | 第50-53页 |
| ·可靠性预计 | 第50页 |
| ·元件计数法预计 | 第50-51页 |
| ·数据记录器设备在恶劣发射环境下的可靠性预计 | 第51-53页 |
| ·工作方式可靠性设计 | 第53-58页 |
| ·系统闭环单机自检工作方式设计 | 第53-56页 |
| ·系统联试工作方式设计 | 第56-57页 |
| ·回收读数工作方式设计 | 第57-58页 |
| ·工作时序模式可靠性设计 | 第58-59页 |
| ·测试模式下指令产生方式的可靠性设计 | 第59-60页 |
| ·双备份并行存储工作模式设计 | 第60-61页 |
| ·数据记录器存储模块低功耗设计 | 第61-62页 |
| ·数据传输接口可靠性设计 | 第62-63页 |
| ·数据长线传输模式可靠性设计 | 第63-64页 |
| ·数据记录器抗恶劣环境可靠性防护设计 | 第64-68页 |
| ·抗过载设计 | 第65-66页 |
| ·电磁兼容性设计 | 第66-68页 |
| ·本章小结 | 第68-70页 |
| 6 系统功能测试及结果分析 | 第70-76页 |
| ·测试平台组成 | 第70页 |
| ·测试过程与结果分析 | 第70-75页 |
| ·本章小结 | 第75-76页 |
| 7 总结与展望 | 第76-77页 |
| ·全文总结 | 第76页 |
| ·展望 | 第76-77页 |
| 附录 | 第77-78页 |
| 参考文献 | 第78-81页 |
| 硕士期间发表的论文及完成的主要工作和取得的成果 | 第81-82页 |
| 致谢 | 第82页 |