首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

超视距雷达频率合成器研究与设计

摘要第1-6页
ABSTRACT第6-7页
致谢第7-13页
第一章 绪论第13-17页
   ·选题背景及研究意义第13-15页
     ·超视距雷达的应用背景第13-14页
     ·频率合成器的研究概况第14-15页
   ·研究内容第15页
   ·章节介绍第15-17页
第二章 频率合成基本原理第17-28页
   ·频率合成的方法和技术指标第17-19页
     ·频率合成的方法第17-18页
     ·FS 主要性能指标第18-19页
   ·PLL 基本结构与工作原理第19-21页
     ·PLL 基本结构第19-20页
     ·PLL 工作原理第20-21页
   ·DDS 基础第21-23页
     ·DDS 原理第21页
     ·DDS 基本结构第21-23页
     ·主要指标第23页
     ·杂散原因及改善方法第23页
   ·常见的 DDS+PLL 结构的 FS 电路第23-26页
     ·环外插入混频器结构的 FS第24页
     ·环内插入混频器结构的 FS第24-25页
     ·DDS 激励 PLL 结构的 FS第25-26页
   ·全数字锁相环(ADPLL)概述第26-27页
     ·ADPLL 发展概况第26页
     ·ADPLL 组成结构第26-27页
   ·本章小结第27-28页
第三章 跳频通信原理第28-37页
   ·扩频与跳频概述第28-29页
   ·跳频通信系统组成及工作原理第29页
   ·跳频通信系统数学模型及主要指标第29-31页
     ·构造数学模型第29-31页
     ·主要指标第31页
   ·伪随机序列概述第31-32页
     ·物理含义第31页
     ·数学定义第31-32页
   ·m 序列第32-34页
     ·含义及产生过程第32-33页
     ·相关性描述第33页
     ·经典模型的问题及改进方法第33-34页
   ·Gold 序列第34-36页
     ·m 序列优选对第34页
     ·序列产生方法第34-35页
     ·相关性描述第35页
     ·平衡的 Gold 序列第35-36页
   ·本章小结第36-37页
第四章 跳频频率合成器的软件设计第37-63页
   ·软件简介第37-39页
     ·FPGA 简介第37-38页
     ·Verilog HDL 简介第38页
     ·Quartus II 简介第38页
     ·Modelsim 简介第38-39页
     ·Matlab 简介第39页
   ·DDS 模块的设计与仿真第39-45页
     ·构造波形存储器第40-41页
     ·模块设计仿真第41-45页
   ·ADPLL 模块设计与仿真第45-58页
     ·ADPLL 组成模块设计及仿真第46-53页
     ·ADPLL 频域性能分析第53-54页
     ·ADPLL 动态性能分析第54-56页
     ·ADPLL 整体设计及仿真第56-58页
   ·跳频序列模块设计第58-62页
     ·m 序列设计第58-60页
     ·Gold 序列设计第60-61页
     ·改进 Gold 序列设计第61-62页
   ·本章小结第62-63页
第五章 跳频频率合成器系统设计及仿真第63-67页
   ·系统软件设计目标和方法第63-64页
   ·系统模块仿真第64-66页
   ·本章小结第66-67页
第六章 结束语第67-69页
   ·总结第67页
   ·展望第67-69页
参考文献第69-73页
硕士研究生期间发表论文情况第73-74页

论文共74页,点击 下载论文
上一篇:折叠计数器在片上系统测试中的应用
下一篇:基于前馈系统和预失真的射频功率放大器设计