| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-13页 |
| ·论文研究的背景和意义 | 第9页 |
| ·国内外相关技术发展现状 | 第9-11页 |
| ·FFT处理器的发展现状 | 第9-10页 |
| ·FPGA发展现状 | 第10-11页 |
| ·课题的目的和意义 | 第11-12页 |
| ·课题来源及主要研究内容 | 第12-13页 |
| 第2章 FPGA原理 | 第13-22页 |
| ·FPGA基本结构 | 第13-20页 |
| ·基于乘积项(Product-Term)的PLD 结构 | 第14-16页 |
| ·乘积项结构PLD 的逻辑实现原理 | 第16-17页 |
| ·查找表(Look-Up-Table)的原理与结构 | 第17-18页 |
| ·基于查找表(LUT)的FPGA 的结构 | 第18页 |
| ·查找表结构的FPGA 逻辑实现原理 | 第18-20页 |
| ·开发流程和开发软件 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 第3章 FFT算法及硬件结构的选择 | 第22-35页 |
| ·离散傅立叶变换 | 第22-23页 |
| ·快速傅立叶变换原理 | 第23-32页 |
| ·基-2 FFT算法 | 第24-28页 |
| ·基-4 FFT算法 | 第28-31页 |
| ·算法的选择 | 第31-32页 |
| ·FFT硬件实现结构 | 第32-34页 |
| ·本章小结 | 第34-35页 |
| 第4章 FFT处理器的FPGA设计与优化 | 第35-61页 |
| ·FFT处理器总体设计 | 第35-36页 |
| ·蝶形运算单元设计 | 第36-40页 |
| ·乘法器设计 | 第37页 |
| ·蝶形运算单元流水线设计 | 第37-39页 |
| ·蝶形运算单元实现 | 第39-40页 |
| ·块浮点单元设计 | 第40-46页 |
| ·块浮点结构原理 | 第41页 |
| ·块浮点结构实现 | 第41-44页 |
| ·误差分析 | 第44-46页 |
| ·ROM模块设计 | 第46-47页 |
| ·双口RAM模块设计 | 第47-49页 |
| ·LPM_RAM_DP | 第47-48页 |
| ·双口RAM的乒乓结构 | 第48-49页 |
| ·地址产生单元设计 | 第49-51页 |
| ·蝶形运算数据的地址设计 | 第49-50页 |
| ·倒序输出地址设计 | 第50-51页 |
| ·时序控制单元设计 | 第51-52页 |
| ·NIOS处理器的FFT系统实现 | 第52-55页 |
| ·FFT算法的硬件实现 | 第52-53页 |
| ·定制Nios核的FFT指令 | 第53-55页 |
| ·FFT系统的硬件平台 | 第55-60页 |
| ·本章小结 | 第60-61页 |
| 第5章 FFT系统仿真测试及分析 | 第61-66页 |
| ·资源利用情况 | 第61-62页 |
| ·速度运行情况 | 第62页 |
| ·正弦信号仿真测试 | 第62-65页 |
| ·本章小结 | 第65-66页 |
| 结论 | 第66-67页 |
| 参考文献 | 第67-71页 |
| 致谢 | 第71页 |