| 摘要 | 第1-4页 |
| ABSTRACT | 第4-9页 |
| 第1章 绪论 | 第9-13页 |
| ·数字电视系统 | 第9-10页 |
| ·机顶盒单片式解复用与解码芯片 | 第10-12页 |
| ·本文研究实现的内容 | 第12页 |
| ·论文的结构安排 | 第12-13页 |
| 第2章 MPEG-2传输流解复用的基本概述 | 第13-20页 |
| ·MPEG-2传输流(TS)介绍 | 第13-19页 |
| ·打包基本流(PES) | 第13-15页 |
| ·节目流(PS) | 第15页 |
| ·传输流(TS) | 第15-17页 |
| ·节目特定信息(PSI) | 第17-19页 |
| ·传输流(TS)解复用的基本原理 | 第19-20页 |
| 第3章 MPEG-2传输流解复用器的硬件设计 | 第20-47页 |
| ·解复用器的硬件实现的总体介绍 | 第20-23页 |
| ·传输流解复用器简介 | 第21页 |
| ·解复用器的特点 | 第21-22页 |
| ·传输流解复用器的各模块简介 | 第22-23页 |
| ·INGRESS模块 | 第23-27页 |
| ·Ingress模块的功能 | 第23-24页 |
| ·Ingress模块的功能实现 | 第24-27页 |
| ·PID过滤模块 | 第27-31页 |
| ·PID过滤作用 | 第27-28页 |
| ·过滤器的控制逻辑 | 第28-30页 |
| ·过滤器的状态更新逻辑 | 第30-31页 |
| ·节过滤器模块 | 第31-37页 |
| ·节过滤模块的必要性 | 第31页 |
| ·节过滤原理 | 第31-33页 |
| ·节过滤器模块的硬件实现 | 第33-37页 |
| ·DISPATCH模块 | 第37-41页 |
| ·PSI类型TS包的投递 | 第37-39页 |
| ·PES类型和含授权或加扰信息的TS包的投递 | 第39页 |
| ·Dispatch模块的接口和时序 | 第39-41页 |
| ·寄存器配置模块的设计实现 | 第41-43页 |
| ·配置模块概述 | 第41-43页 |
| ·配置模块的实现 | 第43页 |
| ·自适应字段处理模块 | 第43-44页 |
| ·自适应字段处理的实现 | 第44页 |
| ·顶层模块的建立 | 第44-46页 |
| ·小结 | 第46-47页 |
| 第4章 传输流解复用器的验证环境 | 第47-57页 |
| ·解复用器的验证 | 第47-48页 |
| ·解复用器的验证思路 | 第47页 |
| ·解复用器的验证环境 | 第47-48页 |
| ·模拟TS流产生模块 | 第48-50页 |
| ·TS流产生模块的实现 | 第48-50页 |
| ·CPU仿真模型 | 第50-53页 |
| ·CPU的任务 | 第50页 |
| ·仿真模块的实现 | 第50-53页 |
| ·MEMORY仿真模型的建立 | 第53-54页 |
| ·验证环境总的TEST BENCH和TEST CASE | 第54-57页 |
| ·验证Test Bench的搭建 | 第54-55页 |
| ·Test Case的格式与用法 | 第55-57页 |
| 第5章 解复用器的测试结果及性能评估 | 第57-64页 |
| ·测试向量列表 | 第57-58页 |
| ·解复用的性能分析 | 第58-61页 |
| ·Synplify的综合结果 | 第58-60页 |
| ·解复用器处理性能分析 | 第60-61页 |
| ·硬件实现中的低功耗分析 | 第61-63页 |
| ·小结 | 第63-64页 |
| 第6章 回顾与展望 | 第64-66页 |
| ·设计回顾 | 第64-65页 |
| ·改进意见 | 第65-66页 |
| 参考文献 | 第66-69页 |
| 致谢 | 第69页 |