扩频码快速捕获算法的研究
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第1章 绪论 | 第8-16页 |
| ·课题来源 | 第8页 |
| ·课题研究的背景 | 第8-9页 |
| ·课题研究的目的和意义 | 第9-12页 |
| ·国内外扩频码快速捕获的研究现状及分析 | 第12-14页 |
| ·课题研究的内容 | 第14-16页 |
| 第2章 扩频码快速捕获的基本原理 | 第16-27页 |
| ·概述 | 第16页 |
| ·伪随机序列 | 第16-22页 |
| ·m 序列 | 第17-20页 |
| ·Gold 序列 | 第20-22页 |
| ·Kasami 小集序列 | 第22页 |
| ·扩频码同步捕获的基本原理 | 第22-26页 |
| ·串行捕获搜索法 | 第23-26页 |
| ·并行捕获搜索法 | 第26页 |
| ·本章小结 | 第26-27页 |
| 第3章 扩频码快速捕获算法的仿真分析 | 第27-48页 |
| ·概述 | 第27页 |
| ·传统时域并行快速捕获方法 | 第27-36页 |
| ·匹配滤波器捕获方法原理 | 第28-29页 |
| ·匹配滤波器捕获方法性能分析与仿真 | 第29-36页 |
| ·频域并行捕获方法 | 第36-41页 |
| ·FFT 频域并行捕获原理 | 第36-38页 |
| ·FFT 频域并行捕获性能分析与仿真 | 第38-41页 |
| ·数字差动滤波器捕获方法 | 第41-47页 |
| ·数字差动滤波器捕获原理 | 第41-44页 |
| ·数字差动滤波器捕获性能分析与仿真 | 第44-47页 |
| ·本章小结 | 第47-48页 |
| 第4章 数字匹配滤波器的FPGA 实现 | 第48-63页 |
| ·FPGA 技术简介 | 第48-52页 |
| ·FPGA 技术 | 第48-49页 |
| ·FPGA 设计流程 | 第49-51页 |
| ·硬件描述语言VHDL | 第51-52页 |
| ·数字差动匹配滤波捕获模块的实现 | 第52-58页 |
| ·量化比特数和采样间隔对捕获性能的影响 | 第52-53页 |
| ·前端处理模块 | 第53页 |
| ·差动扩频码的实现与仿真 | 第53-54页 |
| ·乘法器的设计及仿真 | 第54-55页 |
| ·数字差动滤波器捕获模块的实现 | 第55-58页 |
| ·峰值计算和判决算法的研究 | 第58-59页 |
| ·FPGA 实现峰值计算的研究 | 第58页 |
| ·捕获判决算法 | 第58-59页 |
| ·结果分析 | 第59-62页 |
| ·FPGA 的芯片选择和占用资源情况分析 | 第59-61页 |
| ·程序下载 | 第61-62页 |
| ·本章小结 | 第62-63页 |
| 结论 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 哈尔滨工业大学硕士学位论文原创性声明 | 第67页 |
| 哈尔滨工业大学硕士学位论文使用授权书 | 第67页 |
| 哈尔滨工业大学硕士学位涉密论文管理 | 第67-68页 |
| 致谢 | 第68页 |