ADSL系统上行传输线路的设计和系统仿真
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-10页 |
| 1 引言 | 第10-14页 |
| ·研究背景与现状 | 第10-12页 |
| ·研究背景 | 第10-11页 |
| ·发展现状 | 第11-12页 |
| ·选题的意义 | 第12-13页 |
| ·主要工作 | 第13-14页 |
| 2 ADSL技术和开发工具简介 | 第14-27页 |
| ·ADSL系统 | 第14-20页 |
| ·ADSL技术简介 | 第14-15页 |
| ·ADSL原理和技术特点 | 第15-16页 |
| ·ADSL基本原理 | 第15-16页 |
| ·ADSL技术特点 | 第16页 |
| ·ADSL主要技术 | 第16-19页 |
| ·ADSL传输方式 | 第19-20页 |
| ·硬件描述语言VHDL简介 | 第20-22页 |
| ·Quartus II 6.0开发工具 | 第22-25页 |
| ·Quartus II 6.0设计方法 | 第22-23页 |
| ·Quartus II 6.0设计流程 | 第23-25页 |
| ·ModelSim SE 6.1f仿真工具 | 第25-26页 |
| ·ModelSim SE 6.1f简介 | 第25页 |
| ·ModelSim SE 6.1f仿真方法 | 第25-26页 |
| ·小结 | 第26-27页 |
| 3 ADSL系统上行传输线路总体设计方案 | 第27-32页 |
| ·ADSL系统结构 | 第27-28页 |
| ·系统总体设计说明 | 第28-29页 |
| ·系统功能 | 第29页 |
| ·系统流程图 | 第29-31页 |
| ·本章小结 | 第31-32页 |
| 4 ADSL系统上行传输线路的设计与实现 | 第32-55页 |
| ·网格码解码的设计 | 第33-43页 |
| ·维特比算法 | 第33-35页 |
| ·网格码解码过程研究 | 第35-36页 |
| ·维特比译码器设计 | 第36-43页 |
| ·度量值寄存器设计 | 第38-39页 |
| ·加-比-选单元设计 | 第39页 |
| ·信息序列寄存器设计 | 第39-43页 |
| ·RS前向纠错解码设计 | 第43-48页 |
| ·RS解码算法 | 第44页 |
| ·RS解码设计 | 第44-48页 |
| ·伴随式的计算 | 第44-46页 |
| ·错误位置多项式求解 | 第46-47页 |
| ·错误位置和错误值求解 | 第47-48页 |
| ·CRC模块设计 | 第48-53页 |
| ·CRC算法 | 第49页 |
| ·CRC设计 | 第49-53页 |
| ·电路设计 | 第50页 |
| ·CRC的代码实现 | 第50-53页 |
| ·模拟前端模块设计 | 第53-54页 |
| ·本章小结 | 第54-55页 |
| 5 系统仿真和实现结果 | 第55-66页 |
| ·编译和仿真环境 | 第55-56页 |
| ·模块功能的代码实现和编译 | 第56-60页 |
| ·仿真步骤及结果分析 | 第60-66页 |
| ·仿真步骤 | 第60-64页 |
| ·结果分析 | 第64-66页 |
| 6 总结和展望 | 第66-68页 |
| ·总结 | 第66页 |
| ·展望 | 第66-68页 |
| 参考文献 | 第68-69页 |
| 附录 A | 第69-71页 |
| 作者简历 | 第71-73页 |
| 学位论文数据集 | 第73页 |