摘要 | 第1-6页 |
Abstract | 第6-14页 |
第一章 绪论 | 第14-21页 |
·SoC设计与IP核重用 | 第15-17页 |
·SoC设计技术 | 第15页 |
·IP核设计及其复用 | 第15-16页 |
·SoC验证 | 第16-17页 |
·微控制器(MCU)发展状况及其特点 | 第17-19页 |
·MCU的发展状况 | 第17-18页 |
·MCU的特点 | 第18-19页 |
·课题意义、工作内容 | 第19-21页 |
·课题工作的意义 | 第19页 |
·课题工作内容 | 第19-21页 |
第二章 MCU IP软核的设计流程 | 第21-26页 |
·深亚微米设计技术 | 第21-22页 |
·时序问题对设计流程的影响 | 第21页 |
·电子设计自动化技术的发展 | 第21-22页 |
·信号完整性问题 | 第22页 |
·时序驱动的设计流程 | 第22页 |
·MCU IP软核的设计流程 | 第22-26页 |
·MCU IP软核的设计工作 | 第22-24页 |
·MCU IP软核的验证工作 | 第24-26页 |
第三章 系统总体规划与结构设计 | 第26-35页 |
·体系架构的分类及指令集的选取 | 第26-28页 |
·体系架构的分类 | 第26页 |
·两类体系架构各自的优缺点 | 第26-28页 |
·CISC体系 | 第26-27页 |
·RISC体系 | 第27页 |
·体系架构方式与指令集的选取 | 第27-28页 |
·标准MCS-51 体系架构及指令集 | 第28-31页 |
·MCS-51系统体系架构 | 第28-29页 |
·MCS-51指令集介绍及分析 | 第29-31页 |
·MCS-51指令集 | 第29页 |
·指令执行时序 | 第29-31页 |
·MCS-51架构对性能的影响 | 第31页 |
·MCU IP的系统级设计 | 第31-35页 |
·MCU IP体系架构 | 第31-33页 |
·独立总线访问 | 第31-32页 |
·机器周期组成 | 第32页 |
·指令预取方式 | 第32-33页 |
·其它进一步提高性能的设计思想 | 第33页 |
·MCU IP核设计的系统模块划分 | 第33-35页 |
·MCU的工作原理 | 第33页 |
·MCU内部各模块的功能描述 | 第33-34页 |
·MCU内部各模块设计的关键点 | 第34-35页 |
第四章 MCU IP软核的算法级设计 | 第35-56页 |
·CPU模块的设计 | 第35-49页 |
·CPU模块数据通路的设计 | 第35-44页 |
·ALU的设计 | 第35-41页 |
·存储器与特殊功能寄存器设计 | 第41-44页 |
·CPU模块控制通路的设计 | 第44-49页 |
·指令系统分析 | 第44-47页 |
·控制器模块的设计 | 第47-49页 |
·外围接口模块设计 | 第49-56页 |
·定时器/计数器 | 第49-50页 |
·串行接口的设计 | 第50页 |
·中断系统的设计 | 第50-51页 |
·中断处理 | 第50-51页 |
·中断优先级 | 第51页 |
·设计中的关键技术 | 第51-56页 |
·跨时钟域数据传输需要注意的问题—亚稳态 | 第51-52页 |
·解决方案一 双锁存器组成同步器法 | 第52-53页 |
·解决方案二 握手机制 | 第53-55页 |
·本设计中所采用的方法 | 第55-56页 |
第五章 8位 MCU IP核的仿真与验证 | 第56-71页 |
·概述 | 第56-57页 |
·搭建验证平台 | 第57-59页 |
·验证单元复用 | 第57-58页 |
·自动化验证 | 第58-59页 |
·数据库比较 | 第58页 |
·波形比较 | 第58页 |
·自检测测试平台 | 第58-59页 |
·MCU IP的仿真与验证 | 第59-71页 |
·MCU IP验证平台的搭建 | 第59-62页 |
·RTL级仿真 | 第62-63页 |
·仿真验证计划和方案的设计 | 第63-67页 |
·全指令集测试 | 第63-66页 |
·内部 ROM/RAM以及外部 ROM/ RAM测试 | 第66页 |
·串口模块测试 | 第66-67页 |
·仿真验证小结 | 第67页 |
·FPGA验证 | 第67-71页 |
·FPGA门级仿真/布局布线后仿真 | 第67-69页 |
·FPGA硬件验证 | 第69页 |
·MCU IP软核性能分析 | 第69-71页 |
第六章 总结与展望 | 第71-72页 |
·总结 | 第71页 |
·展望 | 第71-72页 |
参考文献 | 第72-74页 |
攻读硕士学位期间发表的论文 | 第74页 |