| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-8页 |
| 第一章 引言 | 第8-12页 |
| ·CSR整体概述 | 第8-11页 |
| ·HIRFL-CSR简介 | 第8-9页 |
| ·CSR控制系统概述 | 第9-10页 |
| ·HIRFL-CSR控制周期 | 第10-11页 |
| ·课题的提出内容和意义 | 第11-12页 |
| 第二章 同步动态随机存储器(SDRAM)的工作原理 | 第12-30页 |
| ·存储器的概述 | 第12-14页 |
| ·存储器的分类 | 第12页 |
| ·存储器的技术指标 | 第12-13页 |
| ·动态随机存储器的存储原理 | 第13-14页 |
| ·动态存储器的读/写和刷新时序 | 第14页 |
| ·同步动态随机存储器 | 第14-30页 |
| ·SDRAM内存模组与基本结构 | 第15-16页 |
| ·SDRAM芯片内部结构 | 第16-18页 |
| ·SDRAM的引脚与封装 | 第18-19页 |
| ·SDRAM的内部基本操作与工作时序 | 第19-30页 |
| 第三章 SDRAM控制器的硬件设计 | 第30-48页 |
| ·总体设计框图 | 第30页 |
| ·KVR133×64SC3/128芯片 | 第30-39页 |
| ·芯片简介 | 第31-34页 |
| ·常用操作时序 | 第34-39页 |
| ·EPIK50FC256-3芯片 | 第39-46页 |
| ·性能特点 | 第39-40页 |
| ·器件结构 | 第40-43页 |
| ·芯片的配置原理 | 第43-45页 |
| ·JTAG接口电路 | 第45-46页 |
| ·结语 | 第46-48页 |
| 第四章 SDRAM控制器的VHDL程序设计 | 第48-60页 |
| ·VHDL语言简介 | 第48-49页 |
| ·Quartus Ⅱ软件及VHDL设计方法 | 第49-51页 |
| ·VHDL程序设计 | 第51-58页 |
| ·库(Library)和实体(Entity) | 第51-52页 |
| ·主体程序 | 第52-58页 |
| ·仿真结果 | 第58-60页 |
| 第五章 SDRAM控制器在CSR控制系统中的应用 | 第60-69页 |
| ·PCI总线简介 | 第60-64页 |
| ·PCI总线信号 | 第60-62页 |
| ·总线周期类型 | 第62页 |
| ·总线周期操作 | 第62-64页 |
| ·同步事例处理器的设计 | 第64-67页 |
| ·系统的结构设计 | 第64-66页 |
| ·SDRAM控制内部模块设计 | 第66-67页 |
| ·仿真结果 | 第67-68页 |
| ·小结 | 第68-69页 |
| 第六章 总结 | 第69-71页 |
| 参考文献 | 第71-73页 |
| 硕士阶段研究成果 | 第73-74页 |
| 致谢 | 第74页 |