磁感应断层成像测量系统研究
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-14页 |
·磁感应断层成像技术背景 | 第9页 |
·磁感应断层成像技术研究意义 | 第9-10页 |
·国内外磁感应断层成像技术的发展状况 | 第10-12页 |
·磁感应断层成像的应用前景 | 第12页 |
·本文任务及结构安排 | 第12-14页 |
第二章 磁感应断层成像理论基础 | 第14-19页 |
·磁感应断层成像的基本原理 | 第14-15页 |
·激励线圈与检测线圈位于被测物两侧的系统 | 第15-17页 |
·线圈模型等效电路分析 | 第17-18页 |
·本章小结 | 第18-19页 |
第三章 磁感应成像系统设计 | 第19-32页 |
·磁感应成像系统设计方案 | 第19页 |
·激励源设计 | 第19-25页 |
·基于MAX038的高频电压发生器 | 第20-22页 |
·阻抗匹配电路 | 第22-24页 |
·激励源测试结果 | 第24-25页 |
·激励—检测模型 | 第25-26页 |
·激励线圈与检测线圈 | 第25-26页 |
·线圈的排列及测量方式 | 第26页 |
·单片机控制的旋转平台 | 第26-31页 |
·键盘电路 | 第26-28页 |
·驱动芯片的选取 | 第28页 |
·单片机控制精密电控旋转台 | 第28-29页 |
·程序设计 | 第29-30页 |
·旋转平台性能分析 | 第30-31页 |
·本章小结 | 第31-32页 |
第四章 信号检测系统设计 | 第32-54页 |
·系统整体设计方案 | 第32-35页 |
·A/D核心板部分 | 第35-40页 |
·单端转差分电路 | 第35-37页 |
·单端转差分电路测试结果 | 第37页 |
·A/D模数转换模块 | 第37-40页 |
·电源电路模块 | 第40-42页 |
·FPGA设计部分 | 第42-53页 |
·FPGA选型与开发流程 | 第43-45页 |
·PLL时钟管理模块设计 | 第45-47页 |
·FIFO数据缓冲模块设计 | 第47-48页 |
·串行接口模块设计 | 第48-49页 |
·FIFO与RS232整合模块设计 | 第49-51页 |
·数据存储模块设计 | 第51-53页 |
·本章小结 | 第53-54页 |
第五章 检测结果分析 | 第54-58页 |
·磁感应成像系统信号分析 | 第54-56页 |
·检测系统高频弱信号采集 | 第56-57页 |
·本章小结 | 第57-58页 |
第六章 结论 | 第58-59页 |
参考文献 | 第59-61页 |
附录 A A/D采集板PCB图 | 第61-62页 |
附录 B 检测系统实物图 | 第62-63页 |
附录 C 串口通信VHDL程序 | 第63-67页 |
在学研究成果 | 第67-68页 |
致谢 | 第68页 |