首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--滤波技术、滤波器论文

基于忆阻器交叉阵列的离散时间FIR滤波器设计方法研究

摘要第5-6页
ABSTRACT第6-7页
第一章 绪论第11-17页
    1.1 研究背景与意义第11页
    1.2 基于忆阻器的滤波器研究现状第11-15页
        1.2.1 忆阻器的研究及应用第11-13页
        1.2.2 基于忆阻器的滤波器研究及应用第13-15页
    1.3 论文的主要内容及结构第15-17页
第二章 忆阻器的介绍第17-37页
    2.1 忆阻器的提出和发现第17-18页
    2.2 惠普忆阻器及其模型第18-23页
    2.3 窗函数的改进第23-29页
        2.3.1 Joglekar与Biolek窗函数第23-26页
        2.3.2 Prodromakis窗函数第26-28页
        2.3.3 Zha窗函数第28-29页
    2.4 窗函数的整理第29-32页
    2.5 其它忆阻器模型第32-37页
        2.5.1 Simmons隧道势垒模型第32-34页
        2.5.2 阈值自适应模型第34-37页
第三章 基于忆阻器的可编程模拟滤波器设计第37-55页
    3.1 忆组系统和记忆元件第37-39页
    3.2 忆阻器引入RCL滤波电路第39-41页
    3.3 基于忆阻器的模拟滤波器第41-48页
        3.3.1 基于忆阻器的一阶模拟滤波器第41-43页
        3.3.2 拓展为基于忆阻器的二阶模拟滤波器第43-46页
        3.3.3 拓展为基于忆阻器的有源模拟滤波器第46-48页
    3.4 忆阻器阻值调整电路第48-55页
        3.4.1 基于开关控制的忆阻器阻值调整电路第49-50页
        3.4.2 基于参考电阻的忆阻器阻值调整电路第50-52页
        3.4.3 基于参考电压的忆阻器阻值调整电路第52-55页
第四章 基于忆阻器交叉阵列的离散时间FIR滤波器设计第55-81页
    4.1 基于忆阻器的Ⅰ型Ⅱ型线性相位FIR滤波器设计第55-60页
        4.1.1 采样延迟电路第55-58页
        4.1.2 基于crossbar结构的FIR线性相位Ⅰ、Ⅱ型滤波器设计第58-60页
    4.2 同步采样延时电路的原理和设计第60-68页
        4.2.1 异步采样延时电路第60-63页
        4.2.2 同步采样延时电路第63-68页
    4.3 基于忆阻器交叉阵列的离散时间FIR滤波器设计第68-72页
        4.3.1 级联加法电路实现忆阻器阻值表示实数系数第68-69页
        4.3.2 基于忆阻器交叉阵列的通用滤波输出结构第69-72页
    4.4 设计实现基于忆阻器交叉阵列的FIR滤波器仿真实例第72-81页
        4.4.1 Ⅲ型线性相位带通FIR滤波器的实现第73-75页
        4.4.2 同步采样延迟进行30阶FIR滤波器设计仿真第75-81页
第五章 基于忆阻器交叉阵列的FIR滤波器结构拓展第81-105页
    5.1 基于忆阻器交叉阵列的FIR滤波器的并联与级联第81-84页
        5.1.1 并联的实现结构第81-83页
        5.1.2 级联的实现结构第83-84页
    5.2 并联级联结合与基于忆阻器交叉阵列的IIR滤波器第84-87页
    5.3 忆阻器阻值表示系数的复用第87-89页
    5.4 外插脉冲响应滤波器基于忆阻器交叉阵列的实现第89-99页
        5.4.1 外插脉冲响应滤波器的原理第89-92页
        5.4.2 外插脉冲响应滤波器基于忆阻器交叉阵列的设计仿真第92-99页
    5.5 基于忆阻器交叉阵列实现滤波器组及频罩法滤波器的讨论第99-105页
        5.5.1 对于实现滤波器组的讨论第99-100页
        5.5.2 对于实现频罩法滤波器的讨论第100-105页
第六章 总结与展望第105-107页
参考文献第107-113页
致谢第113-115页
攻读硕士学位期间发表的论文第115页

论文共115页,点击 下载论文
上一篇:递归神经网络盲均衡器设计
下一篇:宽线性总体最小二乘自适应滤波算法及其应用研究