摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-17页 |
1.1 论文背景与意义 | 第9-11页 |
1.1.1 高压栅极驱动芯片及应用简介 | 第9-11页 |
1.1.2 论文研究意义 | 第11页 |
1.2 国内外研究现状与发展趋势 | 第11-14页 |
1.2.1 研究现状 | 第11-13页 |
1.2.2 发展趋势 | 第13-14页 |
1.3 论文研究内容与设计指标 | 第14-15页 |
1.3.1 研究内容 | 第14页 |
1.3.2 设计指标 | 第14-15页 |
1.4 论文组织 | 第15-17页 |
第二章 脉冲滤波电路技术研究 | 第17-29页 |
2.1 基本脉冲滤波电路原理和局限性分析 | 第17-21页 |
2.1.1 基于RC延时电路的基本脉冲滤波电路原理分析 | 第17-20页 |
2.1.2 基于RC延时电路的基本脉冲滤波电路局限性分析 | 第20-21页 |
2.2 传统输入脉冲滤波电路技术分析 | 第21-26页 |
2.2.1 基于RC滤波改进型脉冲滤波电路技术分析 | 第21-23页 |
2.2.2 基于电容预充电脉冲滤波电路技术分析 | 第23-26页 |
2.3 输入脉冲滤波电路功能定义和主要参数介绍 | 第26-27页 |
2.3.1 输入脉冲滤波电路功能定义 | 第26页 |
2.3.2 输入脉冲滤波电路主要参数介绍 | 第26-27页 |
2.4 本章小结 | 第27-29页 |
第三章 脉冲滤波电路原理分析与设计 | 第29-49页 |
3.1 低失真输入脉冲滤波电路整体架构 | 第29-30页 |
3.2 输入脉冲滤波电路的延时电路设计 | 第30-38页 |
3.2.1 基本延时电路单元设计 | 第30-32页 |
3.2.2 偏置电路设计 | 第32-35页 |
3.2.3 双路充电延时电路设计 | 第35-37页 |
3.2.4 双路充电延时电路仿真分析 | 第37-38页 |
3.3 输入脉冲滤波电路逻辑信号处理电路设计 | 第38-43页 |
3.3.1 传输信号恢复逻辑电路设计 | 第39-41页 |
3.3.2 噪声信号滤除逻辑电路设计 | 第41-43页 |
3.4 低失真输入脉冲滤波电路整体电路及仿真验证 | 第43-47页 |
3.4.1 整体电路结构 | 第43-44页 |
3.4.2 输入脉冲滤波电路滤波功能仿真 | 第44-45页 |
3.4.3 输入脉冲滤波电路滤波精度仿真 | 第45-46页 |
3.4.4 输出信号脉宽失真度仿真 | 第46-47页 |
3.4.5 静态电流仿真 | 第47页 |
3.5 本章小结 | 第47-49页 |
第四章 版图设计与测试分析 | 第49-61页 |
4.1 电路版图设计 | 第49-52页 |
4.1.1 工艺介绍 | 第49-50页 |
4.1.2 版图设计注意事项 | 第50-51页 |
4.1.3 电路版图 | 第51-52页 |
4.2 流片结果测试与分析 | 第52-59页 |
4.2.1 输入脉冲滤波电路滤波功能测试 | 第52-53页 |
4.2.2 输入脉冲滤波电路滤波宽度和滤波精度测试 | 第53-55页 |
4.2.3 输出信号脉宽失真度测试 | 第55-58页 |
4.2.4 工作电压和静态电流测试 | 第58-59页 |
4.2.5 测试结果分析 | 第59页 |
4.3 本章小结 | 第59-61页 |
第五章 总结与展望 | 第61-63页 |
5.1 总结 | 第61-62页 |
5.2 展望 | 第62-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-69页 |
攻读硕士学位期间取得的成果 | 第69页 |