首页--航空、航天论文--航空论文--航空仪表、航空设备、飞行控制与导航论文--航空仪表、航空设备论文

基于FPGA和虚拟仪器的遥测舱测试系统的研制

摘要第1-5页
ABSTRACT第5-13页
第一章 绪论第13-18页
   ·选题的背景及意义第13页
   ·国内外研究状况第13-15页
     ·遥测技术的发展状况第13-14页
     ·虚拟仪器的发展状况第14-15页
   ·课题概述第15-17页
     ·系统功能第15-16页
     ·具体要求与指标第16-17页
   ·论文的任务和结构第17-18页
第二章 系统方案设计及原理第18-28页
   ·虚拟仪器技术概述第18-19页
     ·虚拟仪器的基本结构第18-19页
     ·虚拟仪器的软件第19页
   ·曲线拟合概述第19-21页
   ·DDS 技术概述第21-23页
   ·系统硬件方案第23-26页
     ·系统硬件总体结构第23-24页
     ·AD 卡和I/O 卡选择方案第24-25页
     ·输入阻抗标定模块方案设计第25页
     ·并行数据总线和LVDS 总线模拟单元的硬件方案设计第25-26页
   ·系统软件方案第26-27页
   ·小结第27-28页
第三章 硬件系统设计第28-43页
   ·数据命令译码电路的硬件设计第28-30页
     ·电源接口、上位机与下位机通信接口第29页
     ·译码电路第29页
     ·驱动电路第29-30页
   ·阻抗标定单元硬件设计第30-33页
     ·可调测试标准电压部分第31-32页
     ·移位寄存器电路第32-33页
     ·复位、译码电路第33页
     ·继电器和驱动电路第33页
   ·LVDS 和并行数据总线模拟单元硬件设计第33-42页
     ·电源和时钟电路第34-35页
     ·JTAG 接口第35-36页
     ·FPGA 芯片配置电路第36-37页
     ·电平转换第37页
     ·DDS 芯片 AD9851 电路第37-39页
     ·低通滤波器电路第39-40页
     ·随机存储器电路第40-41页
     ·OC 门输出电路第41页
     ·LVDS 信号输出电路第41-42页
   ·小结第42-43页
第四章 FPGA 程序设计第43-61页
   ·基于 Verilog HDL 语言的CPLD/FPGA 开发第43-45页
     ·Verilog HDL 和VHDL 的比较第43页
     ·开发流程第43-44页
     ·可综合状态机设计第44-45页
   ·LVDS 总线模拟单元程序设计第45-56页
     ·锁相环第45-46页
     ·DDS 模块控制单元第46-47页
     ·SRAM 控制单元第47-52页
     ·时序控制单元第52-54页
     ·乒乓操作第54-55页
     ·LVDS 功能仿真图第55-56页
   ·并行数据通道模拟单元程序设计第56-60页
     ·片内双口RAM 模块第56-57页
     ·上升沿检测电路第57-59页
     ·时序控制模块第59-60页
     ·并行数据模拟单元功能仿真图第60页
   ·小结第60-61页
第五章 系统软件设计第61-74页
   ·主功能模块设计第61-62页
   ·系统自检模块软件设计第62-66页
     ·自检算法设计第63-64页
     ·自检程序设计第64-66页
   ·电阻标定模块软件设计第66-69页
     ·电阻标定算法设计第66-69页
     ·电阻标定程序设计第69页
   ·LVDS 和并行数据模块设计第69-71页
   ·通道传输系数标定模块设计第71-73页
   ·小结第73-74页
第六章 系统调试第74-78页
   ·硬件调试第74页
     ·裸板测试第74页
     ·电源模块测试第74页
     ·FPGA 模块调试第74页
   ·软件调试第74-75页
   ·系统整机软硬联合调试第75-76页
   ·联调中出现问题及解决方法第76-77页
     ·阻值测量偏小问题第76-77页
     ·ARINC429 接收问题第77页
   ·小结第77-78页
第七章 总结与展望第78-79页
   ·论文主要工作总结第78页
   ·对后期工作的展望第78-79页
参考文献第79-82页
致谢第82-83页
在学期间的研究成果及发表的学术论文第83页

论文共83页,点击 下载论文
上一篇:微型飞行器地面站数字通信子系统中频处理单元的研制
下一篇:空中交通尾随间隔管理策略研究