摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
第一章 绪论 | 第13-18页 |
·选题的背景及意义 | 第13页 |
·国内外研究状况 | 第13-15页 |
·遥测技术的发展状况 | 第13-14页 |
·虚拟仪器的发展状况 | 第14-15页 |
·课题概述 | 第15-17页 |
·系统功能 | 第15-16页 |
·具体要求与指标 | 第16-17页 |
·论文的任务和结构 | 第17-18页 |
第二章 系统方案设计及原理 | 第18-28页 |
·虚拟仪器技术概述 | 第18-19页 |
·虚拟仪器的基本结构 | 第18-19页 |
·虚拟仪器的软件 | 第19页 |
·曲线拟合概述 | 第19-21页 |
·DDS 技术概述 | 第21-23页 |
·系统硬件方案 | 第23-26页 |
·系统硬件总体结构 | 第23-24页 |
·AD 卡和I/O 卡选择方案 | 第24-25页 |
·输入阻抗标定模块方案设计 | 第25页 |
·并行数据总线和LVDS 总线模拟单元的硬件方案设计 | 第25-26页 |
·系统软件方案 | 第26-27页 |
·小结 | 第27-28页 |
第三章 硬件系统设计 | 第28-43页 |
·数据命令译码电路的硬件设计 | 第28-30页 |
·电源接口、上位机与下位机通信接口 | 第29页 |
·译码电路 | 第29页 |
·驱动电路 | 第29-30页 |
·阻抗标定单元硬件设计 | 第30-33页 |
·可调测试标准电压部分 | 第31-32页 |
·移位寄存器电路 | 第32-33页 |
·复位、译码电路 | 第33页 |
·继电器和驱动电路 | 第33页 |
·LVDS 和并行数据总线模拟单元硬件设计 | 第33-42页 |
·电源和时钟电路 | 第34-35页 |
·JTAG 接口 | 第35-36页 |
·FPGA 芯片配置电路 | 第36-37页 |
·电平转换 | 第37页 |
·DDS 芯片 AD9851 电路 | 第37-39页 |
·低通滤波器电路 | 第39-40页 |
·随机存储器电路 | 第40-41页 |
·OC 门输出电路 | 第41页 |
·LVDS 信号输出电路 | 第41-42页 |
·小结 | 第42-43页 |
第四章 FPGA 程序设计 | 第43-61页 |
·基于 Verilog HDL 语言的CPLD/FPGA 开发 | 第43-45页 |
·Verilog HDL 和VHDL 的比较 | 第43页 |
·开发流程 | 第43-44页 |
·可综合状态机设计 | 第44-45页 |
·LVDS 总线模拟单元程序设计 | 第45-56页 |
·锁相环 | 第45-46页 |
·DDS 模块控制单元 | 第46-47页 |
·SRAM 控制单元 | 第47-52页 |
·时序控制单元 | 第52-54页 |
·乒乓操作 | 第54-55页 |
·LVDS 功能仿真图 | 第55-56页 |
·并行数据通道模拟单元程序设计 | 第56-60页 |
·片内双口RAM 模块 | 第56-57页 |
·上升沿检测电路 | 第57-59页 |
·时序控制模块 | 第59-60页 |
·并行数据模拟单元功能仿真图 | 第60页 |
·小结 | 第60-61页 |
第五章 系统软件设计 | 第61-74页 |
·主功能模块设计 | 第61-62页 |
·系统自检模块软件设计 | 第62-66页 |
·自检算法设计 | 第63-64页 |
·自检程序设计 | 第64-66页 |
·电阻标定模块软件设计 | 第66-69页 |
·电阻标定算法设计 | 第66-69页 |
·电阻标定程序设计 | 第69页 |
·LVDS 和并行数据模块设计 | 第69-71页 |
·通道传输系数标定模块设计 | 第71-73页 |
·小结 | 第73-74页 |
第六章 系统调试 | 第74-78页 |
·硬件调试 | 第74页 |
·裸板测试 | 第74页 |
·电源模块测试 | 第74页 |
·FPGA 模块调试 | 第74页 |
·软件调试 | 第74-75页 |
·系统整机软硬联合调试 | 第75-76页 |
·联调中出现问题及解决方法 | 第76-77页 |
·阻值测量偏小问题 | 第76-77页 |
·ARINC429 接收问题 | 第77页 |
·小结 | 第77-78页 |
第七章 总结与展望 | 第78-79页 |
·论文主要工作总结 | 第78页 |
·对后期工作的展望 | 第78-79页 |
参考文献 | 第79-82页 |
致谢 | 第82-83页 |
在学期间的研究成果及发表的学术论文 | 第83页 |