面向多线程应用的多核Cache优化研究
| 摘要 | 第5-6页 |
| Abstract | 第6-7页 |
| 第1章 绪论 | 第13-22页 |
| 1.1 研究背景及意义 | 第13-16页 |
| 1.1.1 处理芯片步入CMP时代 | 第13-15页 |
| 1.1.2 存储墙问题及Cache研究意义 | 第15-16页 |
| 1.2 国内外研究现状 | 第16-20页 |
| 1.2.1 合作式Cache | 第17页 |
| 1.2.2 共享cache划分 | 第17-18页 |
| 1.2.3 替换算法 | 第18-20页 |
| 1.3 本文研究内容及工作创新 | 第20-21页 |
| 1.4 论文结构 | 第21-22页 |
| 第2章 基于CMP结构的Cache概述 | 第22-31页 |
| 2.1 Cache的基本概念 | 第22-27页 |
| 2.1.1 基本结构 | 第22-23页 |
| 2.1.2 映射方式 | 第23-26页 |
| 2.1.3 替换策略 | 第26页 |
| 2.1.4 写策略及CMP数据一致性协议 | 第26-27页 |
| 2.2 CMP结构的LLC组织方式 | 第27-28页 |
| 2.3 Cache优化方法 | 第28-30页 |
| 2.4 小结 | 第30-31页 |
| 第3章 面向多线程的私有LLC优化 | 第31-44页 |
| 3.1 研究概述 | 第31-32页 |
| 3.2 多线程应用分析 | 第32-34页 |
| 3.3 MAOPL算法 | 第34-37页 |
| 3.3.1 MESI一致性协议 | 第34-35页 |
| 3.3.2 MAOPL总体结构 | 第35-36页 |
| 3.3.3 算法处理步骤 | 第36-37页 |
| 3.4 实验平台及结果分析 | 第37-43页 |
| 3.4.1 MARSS模拟器及配置 | 第37-39页 |
| 3.4.2 PARSEC测试程序集 | 第39页 |
| 3.4.3 算法性能分析及硬件开销 | 第39-40页 |
| 3.4.4 实验结果及分析 | 第40-43页 |
| 3.5 小结 | 第43-44页 |
| 第4章 面向共享LLC的替换算法 | 第44-58页 |
| 4.1 研究概述 | 第44-45页 |
| 4.2 数据共享模式分析 | 第45-46页 |
| 4.3 RAMTA算法 | 第46-52页 |
| 4.3.1 RRIP简介 | 第47-48页 |
| 4.3.2 RAMTA的硬件结构 | 第48-49页 |
| 4.3.3 RAMTA算法流程 | 第49-50页 |
| 4.3.4 RAMTA算法伪代码 | 第50-52页 |
| 4.4 实验及结果分析 | 第52-57页 |
| 4.4.1 实验配置 | 第52-53页 |
| 4.4.2 实验结果及分析 | 第53-56页 |
| 4.4.3 算法代价 | 第56-57页 |
| 4.5 小结 | 第57-58页 |
| 结论 | 第58-60页 |
| 参考文献 | 第60-65页 |
| 致谢 | 第65-66页 |
| 附录A 攻读学位期间所发表的学术论文 | 第66-67页 |
| 附录B 攻读学位期间参加的科研项目 | 第67页 |