基于FPGA的可重构多节点数字检波系统的设计与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第12-14页 |
1.1 课题背景及研究意义 | 第12页 |
1.2 国内外发展现状 | 第12-13页 |
1.3 论文组织结构 | 第13-14页 |
第二章 数字检波器的总体设计 | 第14-18页 |
2.1 地震勘探原理 | 第14页 |
2.2 动圈式检波器简介 | 第14-16页 |
2.3 数字检波器的整体结构 | 第16-17页 |
2.4 本章小结 | 第17-18页 |
第三章 数字检波系统的硬件设计 | 第18-35页 |
3.1 数据采集电路 | 第18-22页 |
3.1.1 ADC芯片介绍 | 第18-19页 |
3.1.2 放大滤波电路 | 第19-20页 |
3.1.3 自检电路 | 第20-21页 |
3.1.4 AD转换电路 | 第21-22页 |
3.2 通信接口电路 | 第22-24页 |
3.2.1 PoE技术原理 | 第22页 |
3.2.2 接口电路 | 第22-24页 |
3.3 电源监控和传输控制电路 | 第24-26页 |
3.3.1 电源电压监测电路 | 第24-25页 |
3.3.2 电源传输控制电路 | 第25-26页 |
3.4 电源转换电路 | 第26-28页 |
3.5 外设模块电路 | 第28-32页 |
3.5.1 温湿度采集模块 | 第28-29页 |
3.5.2 倾角测量模块 | 第29-30页 |
3.5.3 RFID接收模块 | 第30-32页 |
3.6 FPGA与DSP的通信 | 第32-34页 |
3.6.1 FPGA芯片介绍 | 第32页 |
3.6.2 DSP芯片介绍 | 第32-33页 |
3.6.3 McBSP通信介绍 | 第33-34页 |
3.7 本章小结 | 第34-35页 |
第四章 数字检波系统的软件设计 | 第35-50页 |
4.1 通信帧格式设计 | 第35-37页 |
4.2 命令帧发送顺序 | 第37-39页 |
4.3 帧数据处理机制 | 第39-48页 |
4.3.1 通信端口功能设定 | 第39-40页 |
4.3.2 字节数据的接收和发送 | 第40-42页 |
4.3.3 接收数据处理模块 | 第42-43页 |
4.3.4 FPGA与DSP之间的数据通信 | 第43-45页 |
4.3.5 外设芯片数据采集控制 | 第45-46页 |
4.3.6 发送数据处理模块 | 第46-48页 |
4.4 主节点的软件设计 | 第48-49页 |
4.5 本章小结 | 第49-50页 |
第五章 手持GPS打标机的设计 | 第50-60页 |
5.1 打标机硬件设计 | 第50-54页 |
5.1.1 GPS信息获取部分 | 第50-52页 |
5.1.2 信息显示部分 | 第52页 |
5.1.3 无线传输部分 | 第52-54页 |
5.2 打标机软件设计 | 第54-59页 |
5.2.1 GPS信息获取 | 第54-55页 |
5.2.2 GPS信息显示 | 第55页 |
5.2.3 无线传输部分 | 第55-59页 |
5.3 本章小结 | 第59-60页 |
第六章 数字检波器系统性能测试 | 第60-70页 |
6.1 硬件电路制作与调试 | 第60页 |
6.2 软件系统的实现 | 第60-61页 |
6.3 单个节点功能测试 | 第61-67页 |
6.3.1 数据采集测试 | 第61-64页 |
6.3.2 检波器自检功能测试 | 第64页 |
6.3.3 温湿度数据采集功能测试 | 第64页 |
6.3.4 倾角测量功能测试 | 第64-65页 |
6.3.5 GPS数据获取与RFID通信测试 | 第65-67页 |
6.3.6 电源电压检测与传输功能测试 | 第67页 |
6.4 采集测试系统功能验证 | 第67-69页 |
6.5 本章小结 | 第69-70页 |
第七章 总结与展望 | 第70-72页 |
参考文献 | 第72-74页 |
附录 | 第74-75页 |
致谢 | 第75-76页 |