首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文

AVS及H.264双模熵解码器的硬件设计

目录第4-7页
CATALOG第7-10页
摘要第10-11页
ABSTRACT第11-12页
第一章 绪论第13-17页
    1.1 课题研究背景第13-14页
    1.2 国内外研究现状及研究意义第14-15页
    1.3 论文主要内容及结构第15-17页
第二章 熵解码器原理第17-34页
    2.1 AVS及H.264解码器及关键技术第17-18页
    2.2 视频压缩中的熵编码技术第18-22页
        2.2.1 变长编码第18-20页
        2.2.2 算术编码第20-22页
    2.3 AVS及H.264中的熵解码第22-33页
        2.3.1 AVS的CA-2D-VLC解码第22-24页
            2.3.1.1 CA-2D-VLC基本原理第22-23页
            2.3.1.2 CA-2D-VLC解码过程第23-24页
        2.3.2 H.264的CAVLC解码第24-29页
            2.3.2.1 CAVLC基本原理第24-25页
            2.3.2.2 CAVLC解码过程第25-29页
        2.3.3 H.264的CABAC解码第29-33页
            2.3.3.1 CABAC基本原理第29-30页
            2.3.3.2 CABAC解码过程第30-33页
    2.4 本章小结第33-34页
第三章 AVS及H.264双模熵解码器的架构设计和RTL实现第34-60页
    3.1 熵解码器整体架构设计第34-35页
    3.2 码流缓冲移位模块第35-37页
    3.3 指数哥伦布解码模块第37-39页
    3.4 CA-2D-VLC解码模块第39-43页
        3.4.1 Run及Level计算模块第39-40页
        3.4.2 查表索引和码表优化第40-42页
        3.4.3 自适应流水线的应用第42-43页
    3.5 CAVLC解码模块第43-52页
        3.5.1 CoeffToken及拖尾系数符号解码模块第44-46页
        3.5.2 Levels解码模块第46-48页
        3.5.3 TotalZeros解码模块第48-49页
        3.5.4 Runbefore解码模块第49-50页
        3.5.5 重组模块第50-51页
        3.5.6 CAVLC解码控制器第51-52页
    3.6 CABAC解码模块第52-59页
        3.6.1 CABAC解码模块结构设计第53-55页
        3.6.2 算术解码运算模块第55-57页
        3.6.3 CABAC解码控制器第57-59页
    3.7 本章小节第59-60页
第四章 AVS及H.264双模熵解码器的仿真、综合和验证第60-75页
    4.1 功能验证第60-68页
        4.1.1 功能验证流程和策略第61-63页
        4.1.2 熵解码器功能验证方法第63-64页
        4.1.3 熵解码器的仿真结果第64-68页
    4.2 逻辑综合第68-72页
        4.2.1 逻辑综合介绍第68-70页
        4.2.2 综合结果第70-72页
    4.3 形式验证第72-73页
        4.3.1 形式验证介绍第72-73页
        4.3.2 Formality验证结果第73页
    4.4 设计性能分析第73-74页
    4.5 本章小结第74-75页
第五章 论文总结第75-76页
参考文献第76-80页
致谢第80-81页
攻读硕士学位期间发表的学术论文第81-82页
学位论文评阅及答辩情况表第82页

论文共82页,点击 下载论文
上一篇:基于关键帧保护的SVC差错控制方法研究
下一篇:基于机器视觉的晶圆裸片计数