辐射计射频干扰时频域检测系统设计及实现
摘要 | 第3-4页 |
Abstract | 第4-5页 |
1 绪论 | 第8-13页 |
1.1 课题研究背景和意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-11页 |
1.3 本文的主要工作 | 第11-13页 |
2 辐射计射频干扰时频域检测方法研究 | 第13-29页 |
2.1 辐射计基本原理 | 第13页 |
2.2 峰度检测算法研究 | 第13-19页 |
2.2.1 基本数学概念 | 第13-15页 |
2.2.2 峰度检测信号建模 | 第15-16页 |
2.2.3 峰度检测算法理论 | 第16-19页 |
2.3 能量检测算法研究 | 第19-20页 |
2.4 时频域射频干扰检测算法研究 | 第20-28页 |
2.4.1 小波包变换 | 第20-22页 |
2.4.2 峰度检测门限 | 第22-24页 |
2.4.3 峰度-小波包和能量-小波包检测算法 | 第24-28页 |
2.5 本章小结 | 第28-29页 |
3 辐射计射频干扰时频域检测系统硬件设计 | 第29-51页 |
3.1 硬件总体方案设计 | 第29-30页 |
3.2 FPGA模块硬件电路设计 | 第30-38页 |
3.2.1 ADC采集模块电路设计 | 第30-32页 |
3.2.2 时钟发生器模块电路设计 | 第32-33页 |
3.2.3 FPGA核心电路设计 | 第33-35页 |
3.2.4 电源模块电路设计 | 第35-38页 |
3.3 DSP模块硬件电路设计 | 第38-47页 |
3.3.1 DSP核心电路设计 | 第38-40页 |
3.3.2 通信模块电路设计 | 第40-42页 |
3.3.3 电源模块设计 | 第42-43页 |
3.3.4 复位电路设计 | 第43-44页 |
3.3.5 存储器模块及BOOT模式设计 | 第44-47页 |
3.4 FPGA与DSP通信模块设计 | 第47-48页 |
3.5 硬件电路PCB设计 | 第48-50页 |
3.5.1 PCB叠层设计 | 第49页 |
3.5.2 PCB设计中的信号完整性 | 第49-50页 |
3.6 本章小结 | 第50-51页 |
4 辐射计射频干扰时频域检测系统软件设计 | 第51-64页 |
4.1 FPGA软件设计 | 第51-56页 |
4.1.1 CDCE62005控制模块 | 第51-53页 |
4.1.2 ADS6128控制模块 | 第53-54页 |
4.1.3 FIR滤波器模块 | 第54-56页 |
4.2 uPP接口控制设计 | 第56-57页 |
4.3 DSP的软件设计 | 第57-60页 |
4.3.1 DSP软件流程 | 第57-58页 |
4.3.2 uPP接口软件设计 | 第58-59页 |
4.3.3 以太网和串口软件设计 | 第59-60页 |
4.4 射频干扰时频域检测算法的DSP实现 | 第60-63页 |
4.5 本章小结 | 第63-64页 |
5 辐射计射频干扰时频域检测系统验证 | 第64-72页 |
5.1 辐射计射频干扰时频域检测系统测试 | 第64-67页 |
5.1.1 时钟发生器测试 | 第64页 |
5.1.2 ADC测试 | 第64-65页 |
5.1.3 uPP接口测试 | 第65-66页 |
5.1.4 DDR2存储器测试 | 第66-67页 |
5.2 辐射计射频干扰时频域检测系统模拟实验 | 第67-71页 |
5.2.1 测试信号的产生 | 第67-68页 |
5.2.2 实验环境及参数 | 第68-69页 |
5.2.3 实验结果 | 第69-71页 |
5.3 本章小结 | 第71-72页 |
6 总结与展望 | 第72-74页 |
6.1 总结 | 第72页 |
6.2 展望 | 第72-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-79页 |
附录A | 第79-81页 |
附录B | 第81页 |