| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第一章 绪论 | 第10-17页 |
| ·研究背景及意义 | 第10-11页 |
| ·电子提花机的研究现状 | 第11-13页 |
| ·电子提花机控制器的研究现状 | 第13-14页 |
| ·本课题主要研究内容 | 第14-17页 |
| 第二章 电子提花机控制器的工作原理与开发方案 | 第17-27页 |
| ·电子提花机的工作原理 | 第17-20页 |
| ·控制器开发方案的选择 | 第20-24页 |
| ·设计要求 | 第20页 |
| ·控制方案的选择 | 第20-21页 |
| ·开发工具与开发环境 | 第21-22页 |
| ·嵌入式操作系统的选择 | 第22-24页 |
| ·控制器的主要功能模块 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 基于FPGA 的电子提花机控制器硬件电路设计 | 第27-40页 |
| ·FPGA 特点及应用选型 | 第27-28页 |
| ·电子提花机控制器硬件系统总结构 | 第28-30页 |
| ·系统电源电路 | 第30-31页 |
| ·外部存储器扩展电路 | 第31-33页 |
| ·SDRAM 电路 | 第31-32页 |
| ·Flash 存储器电路 | 第32页 |
| ·铁电存储器电路 | 第32-33页 |
| ·配置模块接口电路 | 第33-34页 |
| ·SD 卡的接口电路 | 第34-35页 |
| ·花型数据传输接口电路设计 | 第35-36页 |
| ·其它功能设计 | 第36-37页 |
| ·编码器模块电路 | 第36-37页 |
| ·选纬模块电路 | 第37页 |
| ·信号输入输出接口电路 | 第37页 |
| ·硬件抗干扰措施和电路板测试 | 第37-39页 |
| ·硬件抗干扰措施 | 第37-38页 |
| ·电路板测试 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 第四章 NiosⅡ 软核系统的构建 | 第40-55页 |
| ·NiosⅡ 软核系统的组成 | 第40-42页 |
| ·NiosⅡ 处理器的特性 | 第40-41页 |
| ·Avalon 交换结构总线 | 第41-42页 |
| ·NiosⅡ 的外围设备 | 第42页 |
| ·嵌入FPGA 的NiosⅡ/f 软核系统 | 第42-43页 |
| ·NiosⅡ 外围设备中标准的IP 核 | 第43-46页 |
| ·SDRAM 控制器内核 | 第43页 |
| ·EPCS 控制器内核 | 第43-44页 |
| ·SPI 控制器内核 | 第44-46页 |
| ·PIO 内核 | 第46页 |
| ·自定制组件IP 核的设计 | 第46-52页 |
| ·IO 口控制模块的IP 核设计 | 第47-50页 |
| ·编码器模块IP 核的设计 | 第50-52页 |
| ·编码器的工作原理 | 第50-51页 |
| ·编码器模块IP 核 | 第51-52页 |
| ·在NiosⅡ 中添加各组件模块 | 第52-54页 |
| ·FPGA 引脚设置 | 第54页 |
| ·本章小结 | 第54-55页 |
| 第五章 大针数电子提花机控制器的软件设计 | 第55-68页 |
| ·μC/OS-Ⅱ 操作系统的移植 | 第55-58页 |
| ·μC/OS-Ⅱ 在NiosⅡ 上的移植 | 第55-58页 |
| ·内核的测试 | 第58页 |
| ·电子提花机控制器的设备驱动程序 | 第58-61页 |
| ·SD 卡的驱动开发 | 第58-59页 |
| ·花型输出的驱动开发 | 第59-60页 |
| ·PIO 设备的驱动开发 | 第60-61页 |
| ·控制器的主控程序设计 | 第61-64页 |
| ·启动任务taskStart( ) | 第62页 |
| ·按键信号处理任务taskKEY( ) | 第62-63页 |
| ·发送花型数据任务taskTransmit ( ) | 第63-64页 |
| ·读取片外存储器任务taskFRAM( ) | 第64页 |
| ·程序调试 | 第64-67页 |
| ·本章小结 | 第67-68页 |
| 第六章 总结和展望 | 第68-70页 |
| ·本文研究的工作总结 | 第68-69页 |
| ·研究工作展望 | 第69-70页 |
| 参考文献 | 第70-74页 |
| 致谢 | 第74-75页 |
| 附录1 部分电路原理图 | 第75-77页 |
| 附录2 部分调试程序 | 第77-81页 |
| 攻读硕士学位期间的研究成果 | 第81页 |