首页--航空、航天论文--航天(宇宙航行)论文--航天仪表、航天器设备、航天器制导与控制论文--电子设备论文

面向星载一体化综合电子系统的固态存储技术研究

致谢第5-7页
摘要第7-9页
ABSTRACT第9-10页
第1章 绪论第20-46页
    1.1 研究背景第20-22页
    1.2 国内外技术发展状况第22-41页
        1.2.1 航天微电子技术发展状况第22-33页
            1.2.1.1 国外航天微电子发展现状及特点第22-28页
            1.2.1.2 国内航天微电子发展现状及特点第28-31页
            1.2.1.3 发展趋势与对策第31-33页
        1.2.2 星载固态存储控制系统发展状况第33-41页
            1.2.2.1 固态存储介质的发展第33-34页
            1.2.2.2 国外星载固态存储控制系统发展现状第34-37页
            1.2.2.3 国内星载固态存储控制系统发展现状第37-40页
            1.2.2.4 国内外星载固态存储控制系统技术差距第40-41页
    1.3 论文研究内容第41-42页
    1.4 论文创新工作第42-43页
    1.5 论文结构第43-46页
第2章 星载固态存储系统结构第46-68页
    2.1 星载一体化综合电子系统第46-48页
    2.2 星载固态存储系统架构第48-49页
    2.3 存储系统的器件选型和工作原理第49-59页
        2.3.1 NAND Flash芯片的结构第49-51页
        2.3.2 NAND Flash芯片工作原理第51-54页
        2.3.3 DDR2 SDRAM高速缓存芯片的结构第54-56页
        2.3.4 DDR2 SDRAM的工作流程和工作原理第56-59页
    2.4 基于嵌入式操作系统的存储管理软件技术第59-66页
        2.4.1 存储管理系统的安全性第61-62页
        2.4.2 存储管理系统的均匀磨损控制第62-63页
        2.4.3 存储介质坏块管理第63-65页
        2.4.4 中断管理第65-66页
    2.5 本章小结第66-68页
第3章 基于ASIC技术的高速大容量存储控制器设计第68-110页
    3.1 可复用存储系统概述及特点第68-70页
    3.2 高速大容量信息处理ASIC总体设计第70-71页
    3.3 高速大容量信息处理ASIC模块设计第71-93页
        3.3.1 数据输入接口第71-72页
        3.3.2 数据合路模块第72-76页
            3.3.2.1 数据合路模块电路结构及工作原理第72-74页
            3.3.2.2 数据信道调度机制第74-76页
        3.3.3 高速数据缓存控制模块第76-81页
            3.3.3.1 寄存器控制模块第77-78页
            3.3.3.2 缓存控制模块第78-79页
            3.3.3.3 DDR2 SDRAM接口模块第79页
            3.3.3.4 多通道数据缓存策略第79-81页
        3.3.4 1553B总线接口控制模块第81-83页
        3.3.5 SpaceWire数据总线接口模块第83-85页
        3.3.6 CCSDS AOS数据复接模块第85-87页
        3.3.7 存储控制模块第87-93页
            3.3.7.1 初始化机制第89-90页
            3.3.7.2 BAT组织和维护第90-91页
            3.3.7.3 数据存储第91-92页
            3.3.7.4 数据回放第92-93页
            3.3.7.5 数据擦除第93页
    3.4 功能验证和测试第93-108页
        3.4.1 功能仿真与验证平台第93-97页
        3.4.2 功能仿真与验证结果第97-104页
            3.4.2.1 数据接口仿真第97-98页
            3.4.2.2 高速缓存仿真第98-99页
            3.4.2.3 数据合路仿真第99页
            3.4.2.4 数据复接仿真第99-100页
            3.4.2.5 数据存储仿真第100-103页
            3.4.2.6 1553B总线接口仿真第103-104页
        3.4.3 系统级硬件平台测试第104-108页
    3.5 本章小结第108-110页
第4章 基于SOC的固态存储控制器IP核设计第110-142页
    4.1 抗辐照信息处理SOC体系结构概述第110-111页
    4.2 固态存储控制器IP总体设计方案第111-114页
        4.2.1 IP核硬件电路结构第111-113页
        4.2.2 IP核系统工作状态第113-114页
    4.3 IP核系统设计第114-135页
        4.3.1 刷新与重加载控制模块的设计第115-125页
            4.3.1.1 航天用主流FPGA类型及结构第116-118页
            4.3.1.2 SRAM型FPGA的空间单粒子效应第118-120页
            4.3.1.3 SRAM型FPGA的配置技术第120-122页
            4.3.1.4 SRAM型FPGA的Scrubbing原理第122页
            4.3.1.5 刷新与重加载控制主要功能模块实现第122-125页
        4.3.2 APB总线控制接口模块的设计第125-128页
            4.3.2.1 AMBA APB总线协议第125-126页
            4.3.2.2 AMBA APB总线接口模块实现第126-128页
        4.3.3 数据存储与控制模块的设计第128-135页
            4.3.3.1 存储状态控制模块第129页
            4.3.3.2 存储初始化模块第129-130页
            4.3.3.3 存储数据读取模块第130-132页
            4.3.3.4 存储数据写入模块第132-134页
            4.3.3.5 存储数据擦除模块第134页
            4.3.3.6 存储中断控制模块第134-135页
    4.4 IP核设计仿真与验证第135-140页
        4.4.1 测试床的设计与搭建第135-136页
        4.4.2 仿真结果与说明第136-140页
            4.4.2.1 系统上电初始化仿真结果第136-137页
            4.4.2.2 刷新与重加载功能仿真结果第137-138页
            4.4.2.3 APB总线接口仿真结果第138页
            4.4.2.4 存储控制功能仿真结果第138-140页
    4.5 本章小结第140-142页
第5章 星载固态存储数据可靠性设计第142-154页
    5.1 数据在存储介质内的组织策略第142-143页
    5.2 固态存储介质BIAWGN信道模型第143-145页
    5.3 EDAC模块总体设计第145页
    5.4 RS编码模块(RS_CODER)的设计第145-147页
    5.5 LDPC编码模块(LDPC_CODER)的设计第147-149页
    5.6 系统测试与验证第149-151页
    5.7 本章小结第151-154页
第6章 总结与展望第154-156页
    6.1 全文总结第154页
    6.2 下一步工作展望第154-156页
参考文献第156-162页
攻读学位期间发表的学术论文与科研工作第162页

论文共162页,点击 下载论文
上一篇:甲型流感病毒重要亚型的进化研究
下一篇:碳纤维板综合加固混凝土梁的试验研究