| 摘要 | 第3-4页 |
| Abstract | 第4-5页 |
| 第1章 绪论 | 第8-13页 |
| 1.1 课题背景及意义 | 第8-10页 |
| 1.2 课题的国内外状况及发展 | 第10-11页 |
| 1.3 本文的研究工作与安排 | 第11-13页 |
| 第2章 超声换能器的阻抗匹配理论 | 第13-18页 |
| 2.1 传统的阻抗匹配模型 | 第13-14页 |
| 2.2 电感-变压器的匹配模型 | 第14-17页 |
| 2.2.1 电感+降压变压器匹配模型(n_1>n_0) | 第14-16页 |
2.2.2 升压变压器+电感匹配模型(n_1| 第16页 | |
| 2.2.3 两种电感变压器匹配模型的特性比较 | 第16-17页 |
| 2.3 阻抗匹配方案的建立 | 第17页 |
| 2.4 本章小结 | 第17-18页 |
| 第3章 阻抗匹配系统的硬件设计 | 第18-36页 |
| 3.1 硬件系统的总体设计 | 第18-22页 |
| 3.1.1 FPGA芯片 | 第19-20页 |
| 3.1.2 STC89C52RC | 第20-22页 |
| 3.2 可调变压器设计 | 第22页 |
| 3.3 取样电路的设计 | 第22-30页 |
| 3.3.1 电流信号采集 | 第23-25页 |
| 3.3.2 信号幅值采集 | 第25-27页 |
| 3.3.3 整形电路 | 第27-30页 |
| 3.4 频率检测电路 | 第30-31页 |
| 3.5 相位检测电路 | 第31-32页 |
| 3.6 阻抗模检测电路 | 第32-34页 |
| 3.7 显示电路的设计 | 第34-35页 |
| 3.8 本章小结 | 第35-36页 |
| 第4章 阻抗匹配系统的软件设计 | 第36-42页 |
| 4.1 系统软件的整体设计 | 第36页 |
| 4.2 MCU主程序的设计 | 第36-38页 |
| 4.2.1 I/O端口的配置及中断配置 | 第36-37页 |
| 4.2.2 初始化程序 | 第37页 |
| 4.2.3 控制流程 | 第37-38页 |
| 4.3 信号的获取和处理设计 | 第38-39页 |
| 4.4 系统状态显示的设计 | 第39-40页 |
| 4.5 匹配网络的调节 | 第40-41页 |
| 4.6 本章小结 | 第41-42页 |
| 第5章 实验结果及分析 | 第42-54页 |
| 5.1 可调变压器和电感的性能测试 | 第42-46页 |
| 5.1.1 阻抗测试设备—Agilent 4294A | 第42-43页 |
| 5.1.2 超声换能器的阻抗测试 | 第43-46页 |
| 5.2 整形电路的性能测试 | 第46-48页 |
| 5.3 频率、相位、阻抗检测电路的性能测试 | 第48-49页 |
| 5.4 综合性能测试 | 第49-53页 |
| 5.5 本章小结 | 第53-54页 |
| 第6章 结论与展望 | 第54-56页 |
| 6.1 本文的工作 | 第54页 |
| 6.2 展望 | 第54-56页 |
| 参考文献 | 第56-60页 |
| 在读期间发表的学术论文及研究成果 | 第60-61页 |
| 致谢 | 第61页 |