高速低功耗模数转换器的研究与设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 研究意义和背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-11页 |
1.3 论文主要内容及组织结构 | 第11-12页 |
第二章 ADC概述 | 第12-22页 |
2.1 模数转换器的工作过程 | 第12-14页 |
2.2 ADC性能参数介绍 | 第14-17页 |
2.2.1 静态性能 | 第14-15页 |
2.2.2 动态性能 | 第15-17页 |
2.3 几种常见类型的ADC | 第17-21页 |
2.3.1 SAR ADC | 第17-18页 |
2.3.2 流水线型ADC | 第18-19页 |
2.3.3 闪存(Flash)ADC | 第19-20页 |
2.3.4 ∑-△ADC | 第20-21页 |
2.4 本章小节 | 第21-22页 |
第三章 比较器的研究和设计 | 第22-32页 |
3.1 比较器概述 | 第22-23页 |
3.2 比较器的性能指标 | 第23-25页 |
3.2.1 精度 | 第23页 |
3.2.2 传输延迟时间 | 第23-24页 |
3.2.3 输入失调电压 | 第24页 |
3.2.4 回扫噪声 | 第24-25页 |
3.3 几种常见的动态比较器 | 第25-28页 |
3.3.1 开环比较器 | 第25页 |
3.3.2 带有预放大级latch比较器 | 第25-27页 |
3.3.3 动态比较器 | 第27-28页 |
3.4 比较器的设计与仿真 | 第28-31页 |
3.5 本章小节 | 第31-32页 |
第四章 SAR ADC主要电路模块设计与仿真 | 第32-57页 |
4.1 DAC电容阵列 | 第32-40页 |
4.1.1 基本工作原理 | 第32-33页 |
4.1.2 DAC电容阵列的类型 | 第33-36页 |
4.1.3 DAC电容阵列的功耗分析 | 第36-38页 |
4.1.4 DAC电容阵列的设计与仿真 | 第38-40页 |
4.2 开关电路 | 第40-47页 |
4.2.1 MOS开关的概述 | 第40-42页 |
4.2.2 时钟馈通 | 第42-44页 |
4.2.3 开关的设计与仿真 | 第44-47页 |
4.3 数字控制逻辑 | 第47-56页 |
4.3.1 几种常见的数字控制逻辑 | 第47-51页 |
4.3.2 延迟电路 | 第51-52页 |
4.3.3 数字逻辑控制电路的设计与仿真 | 第52-56页 |
4.4 本章小结 | 第56-57页 |
第五章 模数混合仿真及版图 | 第57-62页 |
第六章 总结与展望 | 第62-64页 |
6.1 总结 | 第62页 |
6.2 展望 | 第62-64页 |
参考文献 | 第64-66页 |
附录1 攻读硕士学位期间撰写的论文 | 第66-67页 |
致谢 | 第67页 |