基于嵌入式GPU的数码印花缺陷检测系统硬件设计
致谢 | 第4-5页 |
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
1 绪论 | 第10-20页 |
1.1 课题的背景和意义 | 第10-11页 |
1.2 相关研究概述 | 第11-17页 |
1.2.1 机器视觉缺陷检测国内外发展概述 | 第11-12页 |
1.2.2 Camera Link标准介绍 | 第12-14页 |
1.2.3 FPGA技术概述 | 第14-15页 |
1.2.4 嵌入式GPU介绍 | 第15-17页 |
1.3 课题研究内容和文章组织结构 | 第17-20页 |
1.3.1 课题研究内容 | 第17-18页 |
1.3.2 文章组织结构 | 第18-20页 |
2 系统总体设计 | 第20-30页 |
2.1 系统需求分析 | 第20-25页 |
2.1.1 系统功能需求 | 第22-23页 |
2.1.2 缺陷检测算法分析 | 第23-25页 |
2.2 系统硬件整体方案设计 | 第25-29页 |
2.2.1 系统总体架构 | 第25-26页 |
2.2.2 系统功能模块划分 | 第26页 |
2.2.3 主要芯片选型 | 第26-29页 |
2.3 本章小结 | 第29-30页 |
3 系统硬件详细设计 | 第30-67页 |
3.1 Tegra K1外围电路设计 | 第30-44页 |
3.1.1 DDR3L SDRAM接口 | 第30-33页 |
3.1.2 eMMC接口 | 第33-34页 |
3.1.3 音频接口模块 | 第34-35页 |
3.1.4 PCI-E接口 | 第35-36页 |
3.1.5 GigE接口 | 第36-38页 |
3.1.6 mSATA接口 | 第38-39页 |
3.1.7 DVI-D接口 | 第39-40页 |
3.1.8 其它外围设备 | 第40-44页 |
3.2 Artix-7外围电路设计 | 第44-49页 |
3.2.1 Camera Link接口 | 第45-47页 |
3.2.2 SPI Flash接口 | 第47-48页 |
3.2.3 DDR3 SDRAM接口 | 第48-49页 |
3.3 系统时钟设计 | 第49-50页 |
3.4 电源模块设计 | 第50-57页 |
3.5 系统硬件实现 | 第57-66页 |
3.5.1 PCB布局及层叠设计 | 第57-60页 |
3.5.2 PCB布线及关键信号仿真 | 第60-65页 |
3.5.3 系统PCB设计结果 | 第65-66页 |
3.6 本章小结 | 第66-67页 |
4 系统测试 | 第67-85页 |
4.1 系统硬件调试 | 第68-69页 |
4.2 电源测试 | 第69-74页 |
4.3 关键信号测试 | 第74-78页 |
4.4 系统功能测试 | 第78-83页 |
4.4.1 接口功能测试 | 第78-81页 |
4.4.2 样机功能测试 | 第81-83页 |
4.5 系统功耗测试 | 第83-84页 |
4.6 本章小结 | 第84-85页 |
5 总结与展望 | 第85-87页 |
5.1 总结 | 第85页 |
5.2 展望 | 第85-87页 |
参考文献 | 第87-91页 |
作者简历 | 第91页 |