| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第1章 绪论 | 第8-14页 |
| ·研究背景 | 第8-11页 |
| ·小数分频器研究意义 | 第11-13页 |
| ·论文的主要贡献 | 第13页 |
| ·论文组织结构 | 第13-14页 |
| 第2章 Σ△小数频率综合器基础 | 第14-26页 |
| ·频率综合器系统参数 | 第14-16页 |
| ·相位噪声 | 第14-15页 |
| ·杂散 | 第15-16页 |
| ·频率分辨率 | 第16页 |
| ·锁相环频率综合器 | 第16-19页 |
| ·整数频率综合器 | 第16-17页 |
| ·小数频率综合器 | 第17-19页 |
| ·消除小数杂散的方法 | 第19-21页 |
| ·DAC相位补偿 | 第19-20页 |
| ·随机加抖 | 第20页 |
| ·Sigma-Delta调制 | 第20-21页 |
| ·环路滤波器参数计算 | 第21-23页 |
| ·频率综合器线性相位噪声模型 | 第23-25页 |
| ·本章小结 | 第25-26页 |
| 第3章 Sigma-Delta 调制器的设计 | 第26-41页 |
| ·量化器与量化噪声 | 第26-27页 |
| ·一阶Σ-Δ调制器结构和量化噪声 | 第27-29页 |
| ·量化噪声向相位噪声的转化 | 第29-30页 |
| ·单环Σ-Δ调制器与MASH 1-1-1 Σ-Δ调制器 | 第30-33页 |
| ·三阶MASH 1-1-1 Σ-Δ调制器的设计 | 第33-40页 |
| ·一位全加器 | 第34-35页 |
| ·镜像加法器和流水线累加器 | 第35-37页 |
| ·基于超前进位加法器的累加器 | 第37-38页 |
| ·量化噪声消除电路 | 第38-40页 |
| ·电路仿真 | 第40页 |
| ·本章小结 | 第40-41页 |
| 第4章 可编程分频器研究与设计 | 第41-57页 |
| ·基于 2/3 分频器级联的可编程分频器 | 第41-44页 |
| ·电路实现与仿真结果 | 第42-44页 |
| ·基于吞咽计数器的可编程分频器 | 第44-45页 |
| ·同步 8/9 双模分频器 | 第45-46页 |
| ·Plus-Swallow 计数器的设计 | 第46-55页 |
| ·异步清零PS计数器 | 第47-51页 |
| ·同步置数PS计数器 | 第51-55页 |
| ·本章小结 | 第55-57页 |
| 第5章 小数分频器电路与仿真 | 第57-63页 |
| ·接口电路 (interface circuit) | 第57-59页 |
| ·电路仿真 | 第59-61页 |
| ·基于异步清零PS计数器的小数分频器仿真 | 第59-60页 |
| ·基于同步置数PS计数器的小数分频器仿真 | 第60-61页 |
| ·小数分频器版图与后仿结果 | 第61-62页 |
| ·本章小结 | 第62-63页 |
| 第6章 总结与展望 | 第63-64页 |
| ·总结工作 | 第63页 |
| ·未来展望 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 致谢 | 第67-68页 |
| 附录A 环路滤波器参数计算Matlab 程序 | 第68-70页 |
| 附录B 20bit 超前进位全加器 Verilog 代码 | 第70-72页 |
| 附录C 同步PS计数器译码器Verilog 代码 | 第72-73页 |
| 个人简历、在学期间发表的学术论文与研究成果 | 第73页 |