600MHz YHFT-DX算术逻辑部件的设计与实现
摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-17页 |
·课题研究背景 | 第11-12页 |
·相关研究 | 第12-15页 |
·全定制设计方法 | 第12-13页 |
·加法器相关研究 | 第13-14页 |
·移位器相关研究 | 第14页 |
·标准单元设计方法 | 第14-15页 |
·本文的工作及意义 | 第15-16页 |
·论文结构 | 第16-17页 |
第二章 整体结构与设计方法 | 第17-22页 |
·功能介绍及结构划分 | 第17-19页 |
·设计方法 | 第19-21页 |
·本章小结 | 第21-22页 |
第三章 定制执行栈的设计与实现 | 第22-49页 |
·关键电路设计 | 第22-42页 |
·算术运算模块 | 第22-35页 |
·移位操作模块 | 第35-40页 |
·逻辑操作模块 | 第40-42页 |
·版图实现 | 第42-46页 |
·版图布局 | 第42-44页 |
·层次化版图设计 | 第44-46页 |
·特征化视图提取 | 第46-48页 |
·本章小结 | 第48-49页 |
第四章 译码栈的设计与实现 | 第49-65页 |
·逻辑综合 | 第49-55页 |
·综合环境 | 第50页 |
·设计约束 | 第50-52页 |
·时钟约束 | 第52-54页 |
·层次化和展平 | 第54-55页 |
·物理设计 | 第55-59页 |
·布局规划 | 第56-57页 |
·电源规划 | 第57-58页 |
·布局布线 | 第58-59页 |
·定制触发器的设计与应用 | 第59-62页 |
·设计验证 | 第62-64页 |
·本章小结 | 第64-65页 |
结束语 | 第65-68页 |
全文工作总结 | 第65-66页 |
未来工作展望 | 第66-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |
攻读硕士期间发表的论文 | 第71页 |