首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信号处理论文

媒体数字信号处理器IP核优化设计研究

摘要第1-4页
Abstract第4-5页
目录第5-7页
第一章 绪论第7-18页
   ·引言第7页
   ·数字信号处理器概述第7-10页
     ·数字信号处理器的发展第7-8页
     ·数字信号处理器的结构特点第8-9页
     ·DSP处理器的发展方向第9-10页
   ·典型的嵌入式媒体DSP处理器结构第10-13页
   ·16位MediaDSP1601体系结构特色第13-14页
   ·MediaDSP1600 IP核设计目标第14-16页
   ·本文研究的意义和出发点第16-17页
   ·本文主要贡献和结构安排第17-18页
第二章 MD16 IP核的指令译码设计第18-33页
   ·MD16指令集第18-20页
   ·指令译码第20-27页
     ·指令译码原理第20-21页
     ·MediaDSP1601译码方法第21-22页
     ·MD16的分层分类译码设计第22-23页
     ·硬件设计第23-27页
   ·指令集验证第27-31页
     ·测试程序生成方法第27-28页
     ·MD16的指令集验证第28-31页
   ·实验结果第31-32页
   ·本章小结第32-33页
第三章 MD16 IP核的流水线优化设计第33-52页
   ·DSP处理器流水线技术第33-34页
   ·MD16的类RISC流水线第34-37页
     ·C54x、MIPS R3000和ADSP-2191流水线比较第34-35页
     ·MD16的流水线划分第35-37页
   ·MD16的流水线优化第37-44页
     ·MD16的流水优化目标第38-40页
     ·MD16的流水线优化第40-44页
   ·MD16的低功耗优化方案第44-49页
     ·门控时钟技术原理第45-46页
     ·MD16的低功耗优化设计方案第46-49页
   ·实验结果第49-51页
   ·本章小结第51-52页
第四章 MD16 IP核扩展设计第52-71页
   ·基于DSP的嵌入式媒体处理系统第52-54页
   ·MD16的可测性设计研究第54-61页
     ·TAP控制器第55-56页
     ·指令寄存器结构设计第56-58页
     ·数据寄存器结构设计第58-60页
     ·TDO输出结构设计第60-61页
   ·MD16的IO设计第61-68页
     ·MD16的总线第61-62页
     ·MD16的UART第62-64页
     ·UART模块设计第64-67页
     ·本节实验第67-68页
   ·实验结果第68-70页
   ·本章小结第70-71页
全文总结与展望第71-72页
参考文献第72-76页
作者攻读硕士期间发表的论文第76页
攻读硕士期间参加的科研工作第76-77页
致谢第77页

论文共77页,点击 下载论文
上一篇:MELP语音编码器和AC-3音频解码器的研究及优化实现
下一篇:MTACA:一种面向感知QoS的无线传感器网络覆盖控制方法