摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-18页 |
·引言 | 第7页 |
·数字信号处理器概述 | 第7-10页 |
·数字信号处理器的发展 | 第7-8页 |
·数字信号处理器的结构特点 | 第8-9页 |
·DSP处理器的发展方向 | 第9-10页 |
·典型的嵌入式媒体DSP处理器结构 | 第10-13页 |
·16位MediaDSP1601体系结构特色 | 第13-14页 |
·MediaDSP1600 IP核设计目标 | 第14-16页 |
·本文研究的意义和出发点 | 第16-17页 |
·本文主要贡献和结构安排 | 第17-18页 |
第二章 MD16 IP核的指令译码设计 | 第18-33页 |
·MD16指令集 | 第18-20页 |
·指令译码 | 第20-27页 |
·指令译码原理 | 第20-21页 |
·MediaDSP1601译码方法 | 第21-22页 |
·MD16的分层分类译码设计 | 第22-23页 |
·硬件设计 | 第23-27页 |
·指令集验证 | 第27-31页 |
·测试程序生成方法 | 第27-28页 |
·MD16的指令集验证 | 第28-31页 |
·实验结果 | 第31-32页 |
·本章小结 | 第32-33页 |
第三章 MD16 IP核的流水线优化设计 | 第33-52页 |
·DSP处理器流水线技术 | 第33-34页 |
·MD16的类RISC流水线 | 第34-37页 |
·C54x、MIPS R3000和ADSP-2191流水线比较 | 第34-35页 |
·MD16的流水线划分 | 第35-37页 |
·MD16的流水线优化 | 第37-44页 |
·MD16的流水优化目标 | 第38-40页 |
·MD16的流水线优化 | 第40-44页 |
·MD16的低功耗优化方案 | 第44-49页 |
·门控时钟技术原理 | 第45-46页 |
·MD16的低功耗优化设计方案 | 第46-49页 |
·实验结果 | 第49-51页 |
·本章小结 | 第51-52页 |
第四章 MD16 IP核扩展设计 | 第52-71页 |
·基于DSP的嵌入式媒体处理系统 | 第52-54页 |
·MD16的可测性设计研究 | 第54-61页 |
·TAP控制器 | 第55-56页 |
·指令寄存器结构设计 | 第56-58页 |
·数据寄存器结构设计 | 第58-60页 |
·TDO输出结构设计 | 第60-61页 |
·MD16的IO设计 | 第61-68页 |
·MD16的总线 | 第61-62页 |
·MD16的UART | 第62-64页 |
·UART模块设计 | 第64-67页 |
·本节实验 | 第67-68页 |
·实验结果 | 第68-70页 |
·本章小结 | 第70-71页 |
全文总结与展望 | 第71-72页 |
参考文献 | 第72-76页 |
作者攻读硕士期间发表的论文 | 第76页 |
攻读硕士期间参加的科研工作 | 第76-77页 |
致谢 | 第77页 |