宽带干扰信号产生电路设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 引言 | 第7-9页 |
| ·课题背景及意义 | 第7-8页 |
| ·课题研究的主要内容 | 第8页 |
| ·论文组织结构 | 第8-9页 |
| 2 系统设计 | 第9-22页 |
| ·系统设计框架 | 第9-10页 |
| ·FPGA的基本结构 | 第10-12页 |
| ·FPGA设计流程 | 第12-13页 |
| ·芯片的选择 | 第13-18页 |
| ·FPGA芯片EP2C35F484C8N | 第13-16页 |
| ·FIFO芯片IDT72V36100 | 第16-17页 |
| ·电源芯片UC282T-ADJ | 第17-18页 |
| ·电源设计 | 第18-19页 |
| ·JTAG的介绍 | 第19-22页 |
| 3 SD卡介绍 | 第22-44页 |
| ·SD卡描述 | 第22-23页 |
| ·SD卡初始化过程及内部寄存器 | 第23-35页 |
| ·SD卡初始化过程 | 第25-26页 |
| ·SD卡内部寄存器介绍 | 第26-35页 |
| ·SD卡协议介绍 | 第35-41页 |
| ·SD卡操作介绍 | 第35-37页 |
| ·SD卡状态介绍 | 第37-38页 |
| ·SD卡命令介绍 | 第38-41页 |
| ·SD卡内干扰信号的产生 | 第41-44页 |
| 4 FPGA内部功能模块的设计和实现 | 第44-53页 |
| ·软件设计思想 | 第44-45页 |
| ·逻辑模块设计与实现 | 第45-53页 |
| ·外围逻辑模块 | 第45-48页 |
| ·CRC校验模块 | 第48-49页 |
| ·SD卡初始化模块 | 第49-51页 |
| ·SD卡控制模块 | 第51页 |
| ·乒乓结构存储器 | 第51-52页 |
| ·FIFO控制模块 | 第52-53页 |
| 5 板级调试 | 第53-60页 |
| ·调试的顺序 | 第53-54页 |
| ·SIGNALTAPⅡ | 第54-56页 |
| ·逻辑分析仪 | 第56-57页 |
| ·板极调试的部分结果 | 第57-60页 |
| 结论 | 第60-61页 |
| 致谢 | 第61-62页 |
| 参考文献 | 第62-64页 |
| 附录A 硬件电路设计部分原理图 | 第64-66页 |
| 附录B SD卡初始化命令及应答信号时序图 | 第66-67页 |