毫米波频率综合器的研究与设计
摘要 | 第1-5页 |
ABSTRACT | 第5-12页 |
第一章 引言 | 第12-20页 |
·频率合成的概念及主要技术指标 | 第12-13页 |
·频率合成技术概述 | 第13-15页 |
·频率合成器的研究现状及发展趋势 | 第15-20页 |
·频率合成器的研究现状 | 第15-17页 |
·频率合成器的发展态势 | 第17-18页 |
·本文的主要工作 | 第18-20页 |
第二章 直接数字频率合成(DDS)技术 | 第20-33页 |
·DDS 的基本原理及特点 | 第20-26页 |
·DDS 的结构 | 第22-23页 |
·DDS 的工作机制 | 第23-26页 |
·DDS 的相噪及杂散分析 | 第26-33页 |
·DDS 的相噪分析 | 第26-27页 |
·DDS 的杂散分析 | 第27-30页 |
·改善DDS 杂散的措施 | 第30-33页 |
第三章 锁相环技术(PLL) | 第33-46页 |
·锁相技术的发展历史 | 第33页 |
·锁相环(PLL)的基本结构 | 第33-38页 |
·鉴相器(PD) | 第34-35页 |
·环路滤波器(LPF) | 第35-37页 |
·压控振荡器(VCO) | 第37-38页 |
·锁相环的性能分析 | 第38-46页 |
·锁相环路的工作过程 | 第38页 |
·锁相环路的基本方程及相位模型 | 第38-40页 |
·锁相环路的线牲跟踪 | 第40-41页 |
·锁相环路的噪声性能分析 | 第41-43页 |
·锁相环路的杂散性能分析 | 第43-46页 |
第四章 毫米波频率综合器设计 | 第46-55页 |
·DDS+PLL 组合系统方案及杂散分析 | 第46-51页 |
·DDS 激励 PLL 方案 | 第46-48页 |
·DDS 内环分频式 | 第48-49页 |
·PLL 内插 DDS 组合方案 | 第49-50页 |
·环外混频式组合方案 | 第50页 |
·设计DDS+PLL 组合频综的注意事项 | 第50-51页 |
·毫米波频率合成器技术指标与设计方案 | 第51-55页 |
·频率合成器技术指标 | 第51-52页 |
·频率合成器设计方案 | 第52-53页 |
·频率合成器方案的可行性论证 | 第53-55页 |
第五章 毫米波频率合成器系统设计的实现 | 第55-73页 |
·DDS 模块的实现 | 第55-61页 |
·DDS 器件的选取 | 第55-56页 |
·AD9958 介绍 | 第56-58页 |
·AD9958 的参数设置及仿真 | 第58-59页 |
·DDS 芯片的调试 | 第59-61页 |
·5 倍频模块的实现 | 第61页 |
·PLL I 模块的实现 | 第61-65页 |
·PLL 器件的选取 | 第61-62页 |
·环路参数设置及电路设计 | 第62-64页 |
·PLL 电路的调试 | 第64-65页 |
·PLL II 模块的实现 | 第65-67页 |
·PLL 器件的选取 | 第65页 |
·环路参数的设置及电路设计 | 第65-67页 |
·混频模块的实现 | 第67页 |
·控制模块的实现 | 第67-68页 |
·系统杂散性能以及稳定性的调试 | 第68-73页 |
第六章 测试结果分析 | 第73-85页 |
结论 | 第85-86页 |
致谢 | 第86-87页 |
参考文献 | 第87-89页 |
个人简历 | 第89-90页 |
攻读硕士学位期间的研究成果 | 第90-91页 |