多处理器系统芯片的层次化总线通讯架构设计与实现
摘要 | 第1-6页 |
Abstract | 第6-14页 |
第一章 绪论 | 第14-20页 |
·技术背景 | 第14-16页 |
·技术挑战 | 第16-18页 |
·硬件挑战 | 第17页 |
·软件挑战 | 第17-18页 |
·国内外相关研究进展 | 第18-19页 |
·本文的课题来源 | 第19页 |
·论文结构以及内容安排 | 第19-20页 |
第二章 系统平台 | 第20-35页 |
·系统平台结构概述 | 第20页 |
·本地处理子系统 | 第20-30页 |
·ARM处理器核 | 第21-30页 |
·ARM处理器核总线接口描述 | 第21-24页 |
·ARM处理器指令流水线特性 | 第24-25页 |
·ARM处理器工作模式 | 第25-26页 |
·ARM处理器指令结构 | 第26-27页 |
·ARM处理器的工作状态 | 第27页 |
·ARM处理器寄存器结构 | 第27-30页 |
·本地存储器 | 第30页 |
·通讯互连架构 | 第30-32页 |
·局部总线 | 第30-31页 |
·全局总线 | 第31-32页 |
·总线桥 | 第32页 |
·全局共享模块 | 第32-34页 |
·共享存储器 | 第32页 |
·中断控制器 | 第32-34页 |
·旗语控制器 | 第34页 |
·小结 | 第34-35页 |
第三章 片上通讯架构 | 第35-62页 |
·引言 | 第35-36页 |
·AMBA AHB总线协议 | 第36-43页 |
·AHB总线简介 | 第36-37页 |
·AHB总线系统互连结构 | 第37页 |
·AHB基本传输 | 第37-38页 |
·AHB传输类型 | 第38-40页 |
·AHB传输响应 | 第40-41页 |
·AHB传输响应类型 | 第40页 |
·多周期响应 | 第40-41页 |
·AHB仲裁协议 | 第41-43页 |
·请求总线访问 | 第41-42页 |
·授权总线访问 | 第42-43页 |
·局部AHB总线各模块的设计 | 第43-46页 |
·本地存储器的设计 | 第43-44页 |
·本地存储器与局部AHB总线接口模块的设计 | 第44-46页 |
·全局AHB总线各模块的设计 | 第46-55页 |
·仲裁器的设计 | 第46-49页 |
·仲裁器优先级算法 | 第48页 |
·仲裁器工作过程 | 第48-49页 |
·译码器的设计 | 第49-51页 |
·多路选择器的设计 | 第51-54页 |
·全局共享模块与全局AHB总线接口模块的设计 | 第54-55页 |
·总线桥的设计 | 第55-61页 |
·小结 | 第61-62页 |
第四章 RTL级仿真与验证 | 第62-71页 |
·功能验证 | 第62-67页 |
·功能验证计划 | 第62页 |
·功能验证结果 | 第62-67页 |
·性能测试 | 第67-70页 |
·性能测试计划 | 第67-69页 |
·性能测试结果 | 第69-70页 |
·小结 | 第70-71页 |
第五章 FPGA原型验证 | 第71-79页 |
·FPGA原型验证的优点 | 第71-72页 |
·Stratix Ⅱ EP2S180开发平台 | 第72-74页 |
·验证流程 | 第74-76页 |
·设计输入 | 第74-75页 |
·设计约束 | 第75页 |
·综合 | 第75-76页 |
·布局布线 | 第76页 |
·时序分析 | 第76页 |
·门级仿真 | 第76页 |
·下载配置 | 第76页 |
·验证结果 | 第76-78页 |
·综合结果 | 第77-78页 |
·门级仿真结果 | 第78页 |
·小结 | 第78-79页 |
第六章 总结与展望 | 第79-81页 |
·总结 | 第79页 |
·展望 | 第79-81页 |
参考文献 | 第81-84页 |
攻读硕士学位期间发表的论文 | 第84页 |