首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

多处理器系统芯片的层次化总线通讯架构设计与实现

摘要第1-6页
Abstract第6-14页
第一章 绪论第14-20页
   ·技术背景第14-16页
   ·技术挑战第16-18页
     ·硬件挑战第17页
     ·软件挑战第17-18页
   ·国内外相关研究进展第18-19页
   ·本文的课题来源第19页
   ·论文结构以及内容安排第19-20页
第二章 系统平台第20-35页
   ·系统平台结构概述第20页
   ·本地处理子系统第20-30页
     ·ARM处理器核第21-30页
       ·ARM处理器核总线接口描述第21-24页
       ·ARM处理器指令流水线特性第24-25页
       ·ARM处理器工作模式第25-26页
       ·ARM处理器指令结构第26-27页
       ·ARM处理器的工作状态第27页
       ·ARM处理器寄存器结构第27-30页
     ·本地存储器第30页
   ·通讯互连架构第30-32页
     ·局部总线第30-31页
     ·全局总线第31-32页
     ·总线桥第32页
   ·全局共享模块第32-34页
     ·共享存储器第32页
     ·中断控制器第32-34页
     ·旗语控制器第34页
   ·小结第34-35页
第三章 片上通讯架构第35-62页
   ·引言第35-36页
   ·AMBA AHB总线协议第36-43页
     ·AHB总线简介第36-37页
     ·AHB总线系统互连结构第37页
     ·AHB基本传输第37-38页
     ·AHB传输类型第38-40页
     ·AHB传输响应第40-41页
       ·AHB传输响应类型第40页
       ·多周期响应第40-41页
     ·AHB仲裁协议第41-43页
       ·请求总线访问第41-42页
       ·授权总线访问第42-43页
   ·局部AHB总线各模块的设计第43-46页
     ·本地存储器的设计第43-44页
     ·本地存储器与局部AHB总线接口模块的设计第44-46页
   ·全局AHB总线各模块的设计第46-55页
     ·仲裁器的设计第46-49页
       ·仲裁器优先级算法第48页
       ·仲裁器工作过程第48-49页
     ·译码器的设计第49-51页
     ·多路选择器的设计第51-54页
     ·全局共享模块与全局AHB总线接口模块的设计第54-55页
   ·总线桥的设计第55-61页
   ·小结第61-62页
第四章 RTL级仿真与验证第62-71页
   ·功能验证第62-67页
     ·功能验证计划第62页
     ·功能验证结果第62-67页
   ·性能测试第67-70页
     ·性能测试计划第67-69页
     ·性能测试结果第69-70页
   ·小结第70-71页
第五章 FPGA原型验证第71-79页
   ·FPGA原型验证的优点第71-72页
   ·Stratix Ⅱ EP2S180开发平台第72-74页
   ·验证流程第74-76页
     ·设计输入第74-75页
     ·设计约束第75页
     ·综合第75-76页
     ·布局布线第76页
     ·时序分析第76页
     ·门级仿真第76页
     ·下载配置第76页
   ·验证结果第76-78页
     ·综合结果第77-78页
     ·门级仿真结果第78页
   ·小结第78-79页
第六章 总结与展望第79-81页
   ·总结第79页
   ·展望第79-81页
参考文献第81-84页
攻读硕士学位期间发表的论文第84页

论文共84页,点击 下载论文
上一篇:煤矿酸性矿井水特征、机理实验及防治研究
下一篇:“K2FeO4-TiO2”法处理矿井水工艺研究