首页--工业技术论文--自动化技术、计算机技术论文--自动化技术及设备论文--自动化系统论文--自动控制、自动控制系统论文

BESIII触发快控制系统的研制

摘要第1-4页
Abstract第4-13页
第一章 引言第13-18页
   ·绪论第13页
   ·现代高能物理实验中电子学系统的特点第13-15页
   ·高能物理实验装置触发快控制系统中的重要技术第15-16页
     ·ASIC/ FPGA(CPLD)技术第15页
     ·光纤串行传输技术第15页
     ·高速器件与电路设计技术第15-16页
   ·本论文的研究目标第16-18页
     ·光纤高速串行传输技术第16页
     ·BESIII触发快控制系统第16页
     ·时钟同步信号的产生第16-18页
第二章 北京正负电子对撞机和北京谱仪的升级改造第18-36页
   ·北京正负电子对撞机和北京谱仪第18-20页
   ·北京正负电子对撞机和北京谱仪的升级改造第20-27页
     ·北京正负电子对撞机II(BEPCII)第20-21页
     ·北京谱仪 III(BESIII)第21-27页
       ·主漂移室第24页
       ·飞行时间计数器第24-25页
       ·电磁量能器第25页
       ·触发判选系统第25-27页
       ·数据获取系统第27页
   ·谱仪的快控制系统第27-36页
     ·BaBar粒子探测器的快控制系统第27-32页
     ·LHC的快控制系统第32-35页
     ·比较与借鉴第35-36页
第三章 光纤高速串行传输第36-70页
   ·并行与串行,电缆与光纤第36-38页
   ·光纤高速串行传输技术在高能物理试验装置中的应用第38-41页
     ·高能物理试验数据传输时的两个重要特点第38-39页
     ·适合高能物理装置使用的并串转换芯片与光收发器第39-41页
   ·光纤高速串行传输试验研究第41-65页
     ·关键问题第42页
     ·测试环境第42-48页
       ·FPGA简介第42-43页
       ·Xilinx公司的Spantan-II系列FPGA第43-45页
       ·FPGA集成软件开发环境 ISE与硬件描述语言HDL第45-47页
       ·基于VME总线的串行传输测试板第47-48页
     ·测试结果与解决方法第48-61页
       ·误码率测试第48-51页
         ·软件测试第48-49页
         ·硬件测试第49-51页
         ·其它芯片组成的串行链路误码率第51页
       ·抗干扰性第51-52页
       ·错误报告及同步恢复第52-53页
       ·延时离散度第53-58页
         ·延时定义第53-54页
         ·延时测试与结果分析第54-56页
         ·延时晃动的消除方法第56-57页
         ·Agilent HDMP1032A/1034A的延时测试第57-58页
       ·相位稳定性第58-59页
       ·信号质量测试第59-61页
     ·光纤链路辐照损伤的计算与实验研究第61-65页
       ·光纤的辐照损伤原理第61页
       ·光纤辐射衰减的计算第61-62页
       ·其它元件的抗辐射特性第62-63页
       ·实际辐照测试及结果分析第63-65页
   ·其他测试第65-68页
     ·光纤传输时钟第66-67页
     ·高速磁耦合第67-68页
   ·小结第68-70页
第四章 BESIII触发快控制系统设计第70-109页
   ·BESIII触发快控制系统功能第70页
   ·VME总线第70-75页
     ·VME总线的功能结构第70-71页
     ·VME总线的针脚排列与定义第71-73页
     ·VME总线的特点第73-74页
     ·VME总线的升级概况第74-75页
   ·快控制系统结构与各插件功能第75-81页
     ·快控制系统结构第75-76页
     ·快控制信号与读出状态信号定义第76-78页
     ·时钟扇出板(CLKF)第78页
     ·快控制主板(FCTL)第78-79页
     ·快控制子板(FCDB)第79页
     ·快控制信号扇出板(FCSF)第79页
     ·触发读出控制板(TROC)第79-81页
     ·其它第81页
   ·快控制主板与控制子板的设计第81-107页
     ·电路板设计总体原则第81-83页
     ·快控制主板各功能模块设计第83-88页
     ·快控制主板FPGA内部逻辑设计第88-101页
       ·FPGA的选择第88-89页
       ·时钟输入第89-90页
       ·VME接口逻辑第90-92页
       ·快控制信号的产生第92-97页
       ·读出状态信号处理第97-100页
       ·光纤控制逻辑第100-101页
     ·快控制子板设计第101-102页
     ·触发快控制小系统调试及结果第102-107页
       ·串行光纤线路初始化与错误处理第104-105页
       ·延时晃动消除电路的时钟相位设置第105-106页
       ·快控制信号下发测试第106-107页
       ·读出状态信号上传及中断测试第107页
   ·小结第107-109页
第五章 时钟同步信号提取方法研究第109-129页
   ·分频引起的同步问题第109-110页
     ·时钟频率的确定第109页
     ·同步问题第109-110页
   ·束团感应信号的获取与处理第110-125页
     ·BEPCII的一些参数第110-111页
     ·束流位置测量系统(BPM)与PICKUP电极第111-112页
     ·PICKUP电极感应信号的波形第112-113页
     ·电极感应信号经电缆传输的衰减和畸变第113-115页
     ·快脉冲信号的处理第115-120页
       ·隧道二极管单稳态电路第116-119页
       ·梳状带通滤波器成形第119-120页
     ·信号过阈甄别第120页
     ·束团缺口信息(同步信息)的提取第120-123页
       ·高速可重触发单稳态触发器第121-122页
       ·束团缺口判定原理第122-123页
     ·方案a电路的总体结构第123-124页
     ·测试信号产生板第124-125页
   ·加速器提供的旋转频率信号第125-126页
   ·时钟分频插件简介第126-127页
   ·小结第127-129页
第六章 总结与改进考虑第129-132页
   ·本论文工作总结第129-130页
   ·改进考虑第130-132页
参考文献第132-135页
附录第135-153页
 附录一 8B/10B与CIMT编码表第135-138页
 附录二 其它器件组成的光纤串行线路误码率及延时情况第138-140页
 附录三 光纤串行高速传输测试板第140-141页
 附录四 时钟扇出板CLKF第141-142页
 附录五 快控制主板FCTL第142-143页
 附录六 快控制子板FCDB第143-144页
 附录七 快控制信号扇出板FCSF第144-145页
 附录八 触发读出控制板TROC第145-146页
 附录九 伪随机16位序列产生器程序第146页
 附录十 快控制主板地址对应表第146-153页
致谢第153-154页
在学期间发表的论文第154-155页
录用通知第155页

论文共155页,点击 下载论文
上一篇:情绪性记忆的功能磁共振成像研究
下一篇:猫视神经年龄相关的形态学变化研究