摘要 | 第1-4页 |
Abstract | 第4-13页 |
第一章 引言 | 第13-18页 |
·绪论 | 第13页 |
·现代高能物理实验中电子学系统的特点 | 第13-15页 |
·高能物理实验装置触发快控制系统中的重要技术 | 第15-16页 |
·ASIC/ FPGA(CPLD)技术 | 第15页 |
·光纤串行传输技术 | 第15页 |
·高速器件与电路设计技术 | 第15-16页 |
·本论文的研究目标 | 第16-18页 |
·光纤高速串行传输技术 | 第16页 |
·BESIII触发快控制系统 | 第16页 |
·时钟同步信号的产生 | 第16-18页 |
第二章 北京正负电子对撞机和北京谱仪的升级改造 | 第18-36页 |
·北京正负电子对撞机和北京谱仪 | 第18-20页 |
·北京正负电子对撞机和北京谱仪的升级改造 | 第20-27页 |
·北京正负电子对撞机II(BEPCII) | 第20-21页 |
·北京谱仪 III(BESIII) | 第21-27页 |
·主漂移室 | 第24页 |
·飞行时间计数器 | 第24-25页 |
·电磁量能器 | 第25页 |
·触发判选系统 | 第25-27页 |
·数据获取系统 | 第27页 |
·谱仪的快控制系统 | 第27-36页 |
·BaBar粒子探测器的快控制系统 | 第27-32页 |
·LHC的快控制系统 | 第32-35页 |
·比较与借鉴 | 第35-36页 |
第三章 光纤高速串行传输 | 第36-70页 |
·并行与串行,电缆与光纤 | 第36-38页 |
·光纤高速串行传输技术在高能物理试验装置中的应用 | 第38-41页 |
·高能物理试验数据传输时的两个重要特点 | 第38-39页 |
·适合高能物理装置使用的并串转换芯片与光收发器 | 第39-41页 |
·光纤高速串行传输试验研究 | 第41-65页 |
·关键问题 | 第42页 |
·测试环境 | 第42-48页 |
·FPGA简介 | 第42-43页 |
·Xilinx公司的Spantan-II系列FPGA | 第43-45页 |
·FPGA集成软件开发环境 ISE与硬件描述语言HDL | 第45-47页 |
·基于VME总线的串行传输测试板 | 第47-48页 |
·测试结果与解决方法 | 第48-61页 |
·误码率测试 | 第48-51页 |
·软件测试 | 第48-49页 |
·硬件测试 | 第49-51页 |
·其它芯片组成的串行链路误码率 | 第51页 |
·抗干扰性 | 第51-52页 |
·错误报告及同步恢复 | 第52-53页 |
·延时离散度 | 第53-58页 |
·延时定义 | 第53-54页 |
·延时测试与结果分析 | 第54-56页 |
·延时晃动的消除方法 | 第56-57页 |
·Agilent HDMP1032A/1034A的延时测试 | 第57-58页 |
·相位稳定性 | 第58-59页 |
·信号质量测试 | 第59-61页 |
·光纤链路辐照损伤的计算与实验研究 | 第61-65页 |
·光纤的辐照损伤原理 | 第61页 |
·光纤辐射衰减的计算 | 第61-62页 |
·其它元件的抗辐射特性 | 第62-63页 |
·实际辐照测试及结果分析 | 第63-65页 |
·其他测试 | 第65-68页 |
·光纤传输时钟 | 第66-67页 |
·高速磁耦合 | 第67-68页 |
·小结 | 第68-70页 |
第四章 BESIII触发快控制系统设计 | 第70-109页 |
·BESIII触发快控制系统功能 | 第70页 |
·VME总线 | 第70-75页 |
·VME总线的功能结构 | 第70-71页 |
·VME总线的针脚排列与定义 | 第71-73页 |
·VME总线的特点 | 第73-74页 |
·VME总线的升级概况 | 第74-75页 |
·快控制系统结构与各插件功能 | 第75-81页 |
·快控制系统结构 | 第75-76页 |
·快控制信号与读出状态信号定义 | 第76-78页 |
·时钟扇出板(CLKF) | 第78页 |
·快控制主板(FCTL) | 第78-79页 |
·快控制子板(FCDB) | 第79页 |
·快控制信号扇出板(FCSF) | 第79页 |
·触发读出控制板(TROC) | 第79-81页 |
·其它 | 第81页 |
·快控制主板与控制子板的设计 | 第81-107页 |
·电路板设计总体原则 | 第81-83页 |
·快控制主板各功能模块设计 | 第83-88页 |
·快控制主板FPGA内部逻辑设计 | 第88-101页 |
·FPGA的选择 | 第88-89页 |
·时钟输入 | 第89-90页 |
·VME接口逻辑 | 第90-92页 |
·快控制信号的产生 | 第92-97页 |
·读出状态信号处理 | 第97-100页 |
·光纤控制逻辑 | 第100-101页 |
·快控制子板设计 | 第101-102页 |
·触发快控制小系统调试及结果 | 第102-107页 |
·串行光纤线路初始化与错误处理 | 第104-105页 |
·延时晃动消除电路的时钟相位设置 | 第105-106页 |
·快控制信号下发测试 | 第106-107页 |
·读出状态信号上传及中断测试 | 第107页 |
·小结 | 第107-109页 |
第五章 时钟同步信号提取方法研究 | 第109-129页 |
·分频引起的同步问题 | 第109-110页 |
·时钟频率的确定 | 第109页 |
·同步问题 | 第109-110页 |
·束团感应信号的获取与处理 | 第110-125页 |
·BEPCII的一些参数 | 第110-111页 |
·束流位置测量系统(BPM)与PICKUP电极 | 第111-112页 |
·PICKUP电极感应信号的波形 | 第112-113页 |
·电极感应信号经电缆传输的衰减和畸变 | 第113-115页 |
·快脉冲信号的处理 | 第115-120页 |
·隧道二极管单稳态电路 | 第116-119页 |
·梳状带通滤波器成形 | 第119-120页 |
·信号过阈甄别 | 第120页 |
·束团缺口信息(同步信息)的提取 | 第120-123页 |
·高速可重触发单稳态触发器 | 第121-122页 |
·束团缺口判定原理 | 第122-123页 |
·方案a电路的总体结构 | 第123-124页 |
·测试信号产生板 | 第124-125页 |
·加速器提供的旋转频率信号 | 第125-126页 |
·时钟分频插件简介 | 第126-127页 |
·小结 | 第127-129页 |
第六章 总结与改进考虑 | 第129-132页 |
·本论文工作总结 | 第129-130页 |
·改进考虑 | 第130-132页 |
参考文献 | 第132-135页 |
附录 | 第135-153页 |
附录一 8B/10B与CIMT编码表 | 第135-138页 |
附录二 其它器件组成的光纤串行线路误码率及延时情况 | 第138-140页 |
附录三 光纤串行高速传输测试板 | 第140-141页 |
附录四 时钟扇出板CLKF | 第141-142页 |
附录五 快控制主板FCTL | 第142-143页 |
附录六 快控制子板FCDB | 第143-144页 |
附录七 快控制信号扇出板FCSF | 第144-145页 |
附录八 触发读出控制板TROC | 第145-146页 |
附录九 伪随机16位序列产生器程序 | 第146页 |
附录十 快控制主板地址对应表 | 第146-153页 |
致谢 | 第153-154页 |
在学期间发表的论文 | 第154-155页 |
录用通知 | 第155页 |