基于FPGA实现DVB-S信道编码及调制
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 引言 | 第9-12页 |
·研制DVB-S调制器的原因 | 第9页 |
·研制DVB-S调制器的意义 | 第9-10页 |
·DVB-S调制器的应用场合 | 第10-11页 |
·作者主要承担的工作 | 第11-12页 |
第二章 DVB-S信道编码及调制原理 | 第12-21页 |
·关于数字电视传输概念的介绍 | 第12-16页 |
·什么是数字电视 | 第12页 |
·MPEG-2标准 | 第12-14页 |
·数字电视数字传输的常用调制方式 | 第14页 |
·世界上现有的主要数字电视标准 | 第14-16页 |
·DVB-S信道编码及调制基本原理 | 第16-21页 |
·DVB-S信道编码及调制原理框图 | 第16页 |
·主要单元功能与原理 | 第16-21页 |
第三章 DVB-S信道编码及调制实现方法 | 第21-44页 |
·DVB-S调制器的基本结构 | 第21-22页 |
·DVB-S调制器的实现 | 第22-44页 |
·MPEG-2传输流(TS)的接收 | 第22-24页 |
·TS流同步搜索与锁定 | 第24-26页 |
·信道编码 | 第26-34页 |
·基带处理及D/A变换 | 第34-39页 |
·正交调制 | 第39-42页 |
·输出电平调整和阻抗匹配 | 第42页 |
·微处理器控制接口 | 第42-44页 |
第四章 DVB-S信道编码关键模块算法 | 第44-58页 |
·DVB-S信道编码的RS编码 | 第44-53页 |
·GF(2~8)的元素计算 | 第45页 |
·编码器抽头系数 | 第45-46页 |
·有限域常数乘法 | 第46-48页 |
·RS编码Matlab仿真 | 第48-49页 |
·RS编码C语言仿真 | 第49-53页 |
·DVB-S信道编码的卷积交织 | 第53-55页 |
·卷积交织器的工作原理 | 第53页 |
·卷积交织器的算法分析 | 第53-55页 |
·DVB-S信道编码的卷积穿孔编码 | 第55-58页 |
·穿孔编码的工作原理 | 第55-56页 |
·穿孔编码的算法分析 | 第56页 |
·穿孔编码的算法 | 第56-58页 |
第五章 DVB-S信道编码的FPGA实现 | 第58-67页 |
·FPGA器件的选择 | 第58-60页 |
·Cyclone器件的特点 | 第58-59页 |
·DVB-S信道编码FPGA实现资源估计 | 第59-60页 |
·EP1C6TC144器件资源 | 第60页 |
·关键模块的FPGA实现 | 第60-64页 |
·RS编码器的HDL描述 | 第60-61页 |
·RS编码器的modsim仿真 | 第61-62页 |
·卷积交织器的HDL描述 | 第62-63页 |
·卷积交织器的modsim仿真 | 第63页 |
·穿孔编码的HDL描述 | 第63-64页 |
·穿孔编码的modsim仿真 | 第64页 |
·使用FPGA中的锁相环 | 第64-67页 |
·内部锁相环用于ASI接收 | 第65-66页 |
·内部锁相环用于符号时钟控制 | 第66-67页 |
第六章 测试与实验结果 | 第67-80页 |
·测试DVB-S调制器原理和框图 | 第67-68页 |
·MPEG-2码流及功能测试 | 第68-70页 |
·整机结构 | 第70-73页 |
·DVB-S调制器整机结构图 | 第70-71页 |
·DVB-S调制器基带板 | 第71-72页 |
·DVB-S调制器射频调制板 | 第72-73页 |
·整机测试 | 第73-78页 |
·ASI输入信号波形 | 第74页 |
·FPGA输出至D/A接口波形 | 第74-76页 |
·D/A变换后的I/Q信号波形 | 第76页 |
·经过模拟低通滤波器的I/Q波形 | 第76-77页 |
·VCO输出的本振信号 | 第77页 |
·正交调制器输出已调信号频谱 | 第77-78页 |
·DVB-S调制器输出的调制信号频谱 | 第78页 |
·整机技术指标 | 第78-80页 |
第七章 结论与展望 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-83页 |
附录:VHDL源程序示例 | 第83-98页 |
附录1:同步翻转程序 | 第83-84页 |
附录2:加扰模块程序 | 第84-86页 |
附录3:RS编码(204,188)程序 | 第86-90页 |
附录4:卷积交织器(I=12,M=17)程序 | 第90-94页 |
附录5:2/3穿孔编码程序 | 第94-98页 |
个人简历 | 第98页 |