首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信息论论文--信道编码理论论文

基于FPGA实现DVB-S信道编码及调制

摘要第1-5页
Abstract第5-9页
第一章 引言第9-12页
   ·研制DVB-S调制器的原因第9页
   ·研制DVB-S调制器的意义第9-10页
   ·DVB-S调制器的应用场合第10-11页
   ·作者主要承担的工作第11-12页
第二章 DVB-S信道编码及调制原理第12-21页
   ·关于数字电视传输概念的介绍第12-16页
     ·什么是数字电视第12页
     ·MPEG-2标准第12-14页
     ·数字电视数字传输的常用调制方式第14页
     ·世界上现有的主要数字电视标准第14-16页
   ·DVB-S信道编码及调制基本原理第16-21页
     ·DVB-S信道编码及调制原理框图第16页
     ·主要单元功能与原理第16-21页
第三章 DVB-S信道编码及调制实现方法第21-44页
   ·DVB-S调制器的基本结构第21-22页
   ·DVB-S调制器的实现第22-44页
     ·MPEG-2传输流(TS)的接收第22-24页
     ·TS流同步搜索与锁定第24-26页
     ·信道编码第26-34页
     ·基带处理及D/A变换第34-39页
     ·正交调制第39-42页
     ·输出电平调整和阻抗匹配第42页
     ·微处理器控制接口第42-44页
第四章 DVB-S信道编码关键模块算法第44-58页
   ·DVB-S信道编码的RS编码第44-53页
     ·GF(2~8)的元素计算第45页
     ·编码器抽头系数第45-46页
     ·有限域常数乘法第46-48页
     ·RS编码Matlab仿真第48-49页
     ·RS编码C语言仿真第49-53页
   ·DVB-S信道编码的卷积交织第53-55页
     ·卷积交织器的工作原理第53页
     ·卷积交织器的算法分析第53-55页
   ·DVB-S信道编码的卷积穿孔编码第55-58页
     ·穿孔编码的工作原理第55-56页
     ·穿孔编码的算法分析第56页
     ·穿孔编码的算法第56-58页
第五章 DVB-S信道编码的FPGA实现第58-67页
   ·FPGA器件的选择第58-60页
     ·Cyclone器件的特点第58-59页
     ·DVB-S信道编码FPGA实现资源估计第59-60页
     ·EP1C6TC144器件资源第60页
   ·关键模块的FPGA实现第60-64页
     ·RS编码器的HDL描述第60-61页
     ·RS编码器的modsim仿真第61-62页
     ·卷积交织器的HDL描述第62-63页
     ·卷积交织器的modsim仿真第63页
     ·穿孔编码的HDL描述第63-64页
     ·穿孔编码的modsim仿真第64页
   ·使用FPGA中的锁相环第64-67页
     ·内部锁相环用于ASI接收第65-66页
     ·内部锁相环用于符号时钟控制第66-67页
第六章 测试与实验结果第67-80页
   ·测试DVB-S调制器原理和框图第67-68页
   ·MPEG-2码流及功能测试第68-70页
   ·整机结构第70-73页
     ·DVB-S调制器整机结构图第70-71页
     ·DVB-S调制器基带板第71-72页
     ·DVB-S调制器射频调制板第72-73页
   ·整机测试第73-78页
     ·ASI输入信号波形第74页
     ·FPGA输出至D/A接口波形第74-76页
     ·D/A变换后的I/Q信号波形第76页
     ·经过模拟低通滤波器的I/Q波形第76-77页
     ·VCO输出的本振信号第77页
     ·正交调制器输出已调信号频谱第77-78页
     ·DVB-S调制器输出的调制信号频谱第78页
   ·整机技术指标第78-80页
第七章 结论与展望第80-81页
致谢第81-82页
参考文献第82-83页
附录:VHDL源程序示例第83-98页
 附录1:同步翻转程序第83-84页
 附录2:加扰模块程序第84-86页
 附录3:RS编码(204,188)程序第86-90页
 附录4:卷积交织器(I=12,M=17)程序第90-94页
 附录5:2/3穿孔编码程序第94-98页
个人简历第98页

论文共98页,点击 下载论文
上一篇:基于业务基础平台的房地产管理信息系统的设计与开发
下一篇:用于设计灵敏度分析的一致切线算子弹粘塑性边界元方法