摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-15页 |
第一节 并行处理技术概述 | 第7-8页 |
§1.1.1 并行性的概念 | 第7页 |
§1.1.2 提高并行性的技术途径 | 第7-8页 |
§1.1.3 单机系统中并行性的发展 | 第8页 |
第二节 视频编码基本框架 | 第8-10页 |
第三节 视频信号处理器结构 | 第10-14页 |
§1.3.1 专用视频处理器结构 | 第11-12页 |
§1.3.2 可编程视频处理器结构 | 第12-13页 |
§1.3.3 结构比较及其应用 | 第13-14页 |
第四节 本文内容安排 | 第14-15页 |
第二章 高速视频解码器的并行结构研究 | 第15-36页 |
第一节 并行处理结构研究 | 第15-28页 |
§2.1.1 时间并行处理的分析和设计方法 | 第15-19页 |
§2.1.2 指令级并行技术 | 第19-24页 |
§2.1.3 VLSI并行处理与脉动阵列 | 第24-28页 |
第二节 视频压缩算法的并行性分析 | 第28-30页 |
第三节 高速视频解码器的并行结构设计策略 | 第30-35页 |
§2.3.1 高速视频解码器的多层次并行框架 | 第31-32页 |
§2.3.2 高速视频解码器系统级并行结构设计 | 第32-33页 |
§2.3.3 高速视频解码器模块级别并行结构设计 | 第33-35页 |
第四节 本章小节 | 第35-36页 |
第三章 视频变字长码解码器并行结构研究 | 第36-48页 |
第一节 熵编码基本原理 | 第36-37页 |
第二节 视频变字长码并行解码研究和设计 | 第37-41页 |
§3.2.1 变字长码并行解码方法研究 | 第37-40页 |
§3.2.2 变字长解码器的并行结构模型 | 第40-41页 |
§3.2.3 MPEG-4变字长并行解码器的结构设计 | 第41页 |
第三节 MPEG-4变字长解码器并行结构分析 | 第41-47页 |
§3.3.1 结构并行性分析 | 第41-45页 |
§3.3.2 数据并行准备策略 | 第45-47页 |
第四节 本章小节 | 第47-48页 |
第四章 并行结构在视频环内去块滤波器设计中的应用分析 | 第48-64页 |
第一节 视频环内去块滤波器 | 第48-52页 |
§4.1.1 环内去块滤波器的优点 | 第48-50页 |
§4.1.2 AVS去块滤波器算法介绍 | 第50-52页 |
第二节 AVS视频环内去块滤波器结构模型 | 第52-57页 |
§4.2.1 视频环内去块滤波器结构设计的相关研究 | 第52-55页 |
§4.2.2 AVS视频环内去块滤波器并行结构设计 | 第55-57页 |
第三节 AVS视频环内去块滤波器并行结构分析 | 第57-63页 |
§4.3.1 模块并行颗粒度选择 | 第57-58页 |
§4.3.2 模块内并行度分析 | 第58-59页 |
§4.3.3 基于资源共享的结构复用 | 第59-61页 |
§4.3.4 电路级并行优化 | 第61-63页 |
第四节 本章小节 | 第63-64页 |
总结与展望 | 第64-65页 |
参考文献 | 第65-70页 |
作者在攻读硕士学位期间发表的论文 | 第70页 |
作者在攻读硕士学位期间参加的科研工作 | 第70-71页 |
致谢 | 第71页 |