通信信号电磁环境模拟器中的锁相式频率合成器的设计与实现
| 中文摘要 | 第1-4页 |
| 英文摘要 | 第4-5页 |
| 第一章 绪论 | 第5-8页 |
| §1.1 课题背景 | 第5页 |
| §1.2 频率合成器概述及本文的关键技术 | 第5-6页 |
| §1.3 锁相技术的发展概况及特点 | 第6-8页 |
| 第二章 锁相环路基本原理 | 第8-23页 |
| §2.1 锁相环路的组成及工作原理 | 第8-10页 |
| §2.2 锁相环路的基本方程及相位模型 | 第10-11页 |
| §2.3 锁相环路的线性分析 | 第11-20页 |
| §2.4 锁相环路的噪声抑制特性 | 第20-23页 |
| 第三章 频率合成器设计方案 | 第23-33页 |
| §3.1 设计思想 | 第23-25页 |
| §3.2 器件选择 | 第25-33页 |
| 第四章 硬件电路安装调试 | 第33-42页 |
| §4.1 主体电路 | 第33-34页 |
| §4.2 环路滤波器电路 | 第34-35页 |
| §4.3 锁定指示电路 | 第35-36页 |
| §4.4 输出选择电路 | 第36-37页 |
| §4.5 控制电路 | 第37-39页 |
| §4.6 电源滤波及电路屏蔽 | 第39-42页 |
| 第五章 结果分析 | 第42-49页 |
| §5.1 相位噪声的测量 | 第42-44页 |
| §5.2 相位噪声分析 | 第44-47页 |
| §5.3 改善相位噪声指标的方法 | 第47-49页 |
| 结束语 | 第49-50页 |
| 致谢 | 第50-51页 |
| 参考文献 | 第51-52页 |