第一章 绪论 | 第1-12页 |
第二章 CPLD技术及硬件描述语言VHDL的概述 | 第12-18页 |
2.1 CPLD技术的介绍 | 第12-14页 |
2.2 硬件描述设计语言VHDL | 第14-17页 |
2.2.1 概述 | 第14-15页 |
2.2.2 基本结构与语法规范 | 第15-17页 |
2.3 小结 | 第17-18页 |
第三章 多波形数字信号发生器的硬件设计和实现 | 第18-39页 |
3.1 基本原理及利用分离元器件的实现 | 第18-21页 |
3.1.1 硬件工作原理 | 第18-19页 |
3.1.2 该数字波形发生器的主要特点 | 第19-20页 |
3.1.3 硬件各个模块的实现 | 第20-21页 |
3.2 基于CPLD技术的数字波形发生器的仿真设计 | 第21-36页 |
3.2.1 部分分离数字器件的VHDL描述及其时序仿真 | 第21-31页 |
3.2.2 系统的分步设计与仿真 | 第31-36页 |
3.3 误差分析 | 第36-38页 |
3.3.1 量化误差的分析 | 第36-37页 |
3.3.2 数模转换误差分析 | 第37-38页 |
3.4 小结 | 第38-39页 |
第四章 数字波形发生器的控制程序与波形库的软件实现 | 第39-54页 |
4.1 计算机接口控制部分软件编程 | 第39-43页 |
4.1.1 分析 | 第39页 |
4.1.2 程序设计 | 第39-43页 |
4.2 波形库的软件实现及试验结果 | 第43-53页 |
4.2.1 分析 | 第43-44页 |
4.2.2 波形程序设计与试验结果 | 第44-53页 |
4.3 小结 | 第53-54页 |
第五章 数据采集基本技术介绍 | 第54-63页 |
5.1 概述 | 第54-55页 |
5.2 数据采集的技术基础 | 第55-62页 |
5.2.1 采样定理 | 第55页 |
5.2.2 采样方式 | 第55-56页 |
5.2.3 量化过程 | 第56-58页 |
5.2.4 量化误差 | 第58-61页 |
5.2.5 编码 | 第61页 |
5.2.6 A/D变换器的位数与量化信噪比以及采样频率的关系 | 第61-62页 |
5.3 数据采集系统中信息传输控制方式的介绍 | 第62-63页 |
第六章 高速数据采集系统的设计和实现 | 第63-81页 |
6.1 概述 | 第63页 |
6.2 基于ISA总线的高速数据采集系统的设计和实现 | 第63-72页 |
6.2.1 系统特点 | 第63页 |
6.2.2 系统构成及硬件工作原理 | 第63-64页 |
6.2.3 硬件实现各个模块的介绍 | 第64-69页 |
6.2.4 系统软件编程 | 第69页 |
6.2.5 硬件设计中对系统抗干扰的处理 | 第69-70页 |
6.2.6 数据采集有效位的测试 | 第70-72页 |
6.3 简述基于PCI总线高速数据采集系统的设计 | 第72-77页 |
6.3.1 PCI接口技术 | 第72-73页 |
6.3.2 系统硬件的设计 | 第73-77页 |
6.4 波形采样结果 | 第77-80页 |
6.5 小结 | 第80-81页 |
结束语 | 第81-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-85页 |
个人简历 | 第85页 |