| 摘要 | 第1-7页 |
| Abstract | 第7-11页 |
| 第1章 绪论 | 第11-14页 |
| ·课题研究背景 | 第11-12页 |
| ·本文的研究工作 | 第12-14页 |
| ·本文研究内容 | 第12页 |
| ·课题开发环境 | 第12-13页 |
| ·论文章节安排 | 第13-14页 |
| 第2章 开发环境介绍及方案设计 | 第14-27页 |
| ·FPGA简介 | 第14-17页 |
| ·FPGA技术的发展历史 | 第14-16页 |
| ·FPGA的结构 | 第16-17页 |
| ·FPGA的设计方法和流程 | 第17-22页 |
| ·TOP-DOWN设计方法 | 第17-19页 |
| ·FPGA设计流程 | 第19-21页 |
| ·FPGA设计指导原则 | 第21-22页 |
| ·VerilogHDL介绍 | 第22-24页 |
| ·Verilog HDL的历史 | 第22-23页 |
| ·Verilog HDL的特点 | 第23-24页 |
| ·系统方案设计 | 第24-27页 |
| ·算法设计 | 第24页 |
| ·硬件系统设计 | 第24-26页 |
| ·器件选型 | 第26-27页 |
| 第3章 视频信号的采集及显示 | 第27-60页 |
| ·视频解码 | 第28-35页 |
| ·SAA7113介绍 | 第28-30页 |
| ·I~2C总线原理 | 第30-33页 |
| ·SAA7113初始化配置的模块设计与验证 | 第33-35页 |
| ·视频同步 | 第35-43页 |
| ·PAL制电视的扫描特性 | 第35-36页 |
| ·ITU-R BT.601标准 | 第36-39页 |
| ·视频同步的模块设计与验证 | 第39-43页 |
| ·视频的SDRAM存储 | 第43-53页 |
| ·SDRAM存储器原理介绍 | 第43-46页 |
| ·SDRAM控制器IP核 | 第46-50页 |
| ·视频的SDRAM存储模块设计与验证 | 第50-53页 |
| ·视频的VGA显示 | 第53-60页 |
| ·颜色空间转换 | 第53-54页 |
| ·ADV7125简介 | 第54-55页 |
| ·VGA显示原理 | 第55-57页 |
| ·VGA显示模块设计与验证 | 第57-60页 |
| 第4章 JPEG编码器设计 | 第60-85页 |
| ·JPEG介绍 | 第60-63页 |
| ·JPEG压缩编码标准简介 | 第60-61页 |
| ·JPEG基本系统编码过程 | 第61-63页 |
| ·JPEG算法原理及其FPGA实现 | 第63-83页 |
| ·离散余弦变换 | 第63-70页 |
| ·量化 | 第70-72页 |
| ·Zig-zag扫描 | 第72-74页 |
| ·直流系数的编码 | 第74-78页 |
| ·交流系数的编码 | 第78-81页 |
| ·打包单元 | 第81-83页 |
| ·JPEG编码器的整体仿真与综合 | 第83-85页 |
| 第5章 单帧视频的JPEG压缩 | 第85-99页 |
| ·单帧视频的JPEG压缩及码流传输的模块设计与验证 | 第85-92页 |
| ·触发控制 | 第86-87页 |
| ·单帧灰度图像的SRAM存储模块设计与验证 | 第87-89页 |
| ·压缩控制及码流存储的模块设计与验证 | 第89-91页 |
| ·UART传输码流的模块设计与验证 | 第91-92页 |
| ·系统的时序分析及综合 | 第92-94页 |
| ·系统测试及验证 | 第94-99页 |
| ·软件测试 | 第94-96页 |
| ·硬件测试 | 第96-98页 |
| ·测试结果分析 | 第98-99页 |
| 总结与展望 | 第99-101页 |
| 本文工作总结 | 第99页 |
| 进一步研究方向 | 第99-101页 |
| 致谢 | 第101-102页 |
| 参考文献 | 第102-105页 |
| 附录1 IS61LV25616AL的时序特性参数 | 第105页 |
| 附录2 灰度图像JPEG压缩的Matlab源码 | 第105-113页 |
| 附录3 JPEG压缩的部分Verilog代码 | 第113-121页 |
| 攻读硕士学位期间发表的论文及科研成果 | 第121页 |