基于FPGA的多模式信号源的研制
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-8页 |
| 第1章 绪论 | 第8-10页 |
| ·研究背景 | 第8页 |
| ·问题的提出 | 第8-9页 |
| ·课题的主要工作 | 第9页 |
| ·论文的章节安排 | 第9-10页 |
| 第2章 关键技术的研究 | 第10-29页 |
| ·信号波形产生技术 | 第10-15页 |
| ·DDWS原理及结构 | 第10-12页 |
| ·DDFS原理及结构 | 第12-14页 |
| ·DDWS与DDFS比较 | 第14-15页 |
| ·多模式信号调制技术 | 第15-23页 |
| ·多模式信号调制通用算法 | 第16-18页 |
| ·模拟信号调制算法的实现方法 | 第18-21页 |
| ·数字信号调制算法的实现方法 | 第21-23页 |
| ·脉冲压缩技术 | 第23-26页 |
| ·脉冲压缩的基本原理 | 第23-24页 |
| ·线性调频脉冲 | 第24-26页 |
| ·跳频通信技术 | 第26-28页 |
| ·跳频基本原理 | 第26-27页 |
| ·跳频性能指标 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 第3章 总体方案设计 | 第29-40页 |
| ·设计要求及性能指标 | 第29-30页 |
| ·方案设计 | 第30-31页 |
| ·芯片选型 | 第31-38页 |
| ·主控制器的选择 | 第31-32页 |
| ·可编程逻辑控制器的选择 | 第32-34页 |
| ·数字正交上变频器的选择 | 第34-38页 |
| ·波形存储器的选择 | 第38页 |
| ·工作流程 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 第4章 硬件结构及接口设计 | 第40-48页 |
| ·FPGA信号发生单元总体结构 | 第40页 |
| ·AT91RM9200读写控制单元 | 第40-41页 |
| ·Flash波形数据读写控制单元 | 第41-43页 |
| ·基带波形合成单元 | 第43页 |
| ·基带数字调频单元 | 第43-44页 |
| ·I/Q输出控制单元 | 第44-45页 |
| ·通断时序控制单元 | 第45-46页 |
| ·频率时序控制单元 | 第46-47页 |
| ·参数设置单元 | 第47页 |
| ·本章小结 | 第47-48页 |
| 第5章 软件设计 | 第48-66页 |
| ·硬件描述语言 | 第48-49页 |
| ·FPGA设计流程 | 第49-50页 |
| ·ARM主控制逻辑 | 第50-52页 |
| ·FPGA控制逻辑 | 第52-65页 |
| ·Module ARM9200 | 第52-54页 |
| ·Module SysReg | 第54-57页 |
| ·Module DPRAM | 第57-62页 |
| ·Module Ad9957Ctrl | 第62-65页 |
| ·本章小结 | 第65-66页 |
| 第6章 总结 | 第66-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-69页 |