摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第14-16页 |
缩略语对照表 | 第16-20页 |
第一章 绪论 | 第20-26页 |
1.1 研究背景 | 第20-21页 |
1.2 SAR ADC的研究进展和发展趋势 | 第21-24页 |
1.3 论文的研究内容与组织结构 | 第24-26页 |
第二章 SAR ADC的设计基础 | 第26-52页 |
2.1 SAR ADC的工作原理 | 第26-27页 |
2.2 SAR ADC的电容开关时序 | 第27-31页 |
2.2.1 传统开关时序 | 第27-30页 |
2.2.2 V_(cm)-based开关时序 | 第30-31页 |
2.3 低速低功耗的SAR ADC关键电路技术 | 第31-38页 |
2.3.1 比较器设计 | 第32-34页 |
2.3.2 自举开关的设计 | 第34-36页 |
2.3.3 SAR控制逻辑电路 | 第36-38页 |
2.4 中高速低功耗的SAR ADC关键电路技术 | 第38-50页 |
2.4.1 Pipeline ADC的基本工作原理 | 第38-39页 |
2.4.2 Pipelined SAR ADC的基本工作原理 | 第39-40页 |
2.4.3 辅助型MDAC的结构与电路设计考虑 | 第40-45页 |
2.4.4 Pipelined SAR ADC的非理想效应 | 第45-50页 |
2.5 本章小结 | 第50-52页 |
第三章 超低功耗电容开关时序 | 第52-72页 |
3.1 常用低功耗开关时序 | 第52-62页 |
3.1.1 Vcm-based单调开关时序 | 第52-56页 |
3.1.2 Sanyal and Sun开关时序 | 第56-59页 |
3.1.3 线性度分析方法 | 第59-62页 |
3.2 新型的低功耗开关时序 | 第62-71页 |
3.2.1 采用C-2C结构开关时序 | 第62-64页 |
3.2.2 两步双电容阵列时序 | 第64-68页 |
3.2.3 拆分MSB阵列时序 | 第68-71页 |
3.3 本章总结 | 第71-72页 |
第四章 低速低功耗SAR A/D转换器 | 第72-98页 |
4.1 SAR ADC的整体结构 | 第72-73页 |
4.2 改进的Sub-merging电容开关时序 | 第73-81页 |
4.2.1 开关时序能量分析 | 第73-78页 |
4.2.2 寄生电容对动态特性的影响 | 第78-80页 |
4.2.3 MOS管非理想效应的影响 | 第80页 |
4.2.4 电容失配对线性度的影响 | 第80-81页 |
4.3 关键电路设计 | 第81-91页 |
4.3.1 低压自举开关 | 第81-84页 |
4.3.2 低压两级动态比较器 | 第84-87页 |
4.3.3 低漏电SAR控制逻辑 | 第87-90页 |
4.3.4 电容阵列中的控制开关 | 第90-91页 |
4.4 ADC的版图实现和后仿真 | 第91-93页 |
4.4.1 整体版图的设计 | 第91-92页 |
4.4.2 ADC整体后仿真结果 | 第92-93页 |
4.5 SAR ADC测试 | 第93-96页 |
4.5.1 静态特性测试 | 第93-94页 |
4.5.2 动态特性测试 | 第94-96页 |
4.6 本章总结 | 第96-98页 |
第五章 中高速低功耗SAR A/D转换器 | 第98-128页 |
5.1 SAR辅助型MDAC电路的设计 | 第99-116页 |
5.1.1 整体结构设计 | 第99页 |
5.1.2 第一级SAR ADC电容的选取 | 第99-102页 |
5.1.3 运算放大器的设计 | 第102-113页 |
5.1.4 Sub ADC中比较器的设计和优化 | 第113-116页 |
5.2 关键电路设计 | 第116-120页 |
5.2.1 电容阵列开关时序 | 第116-117页 |
5.2.2 自适应内部时钟控制信号的生成电路 | 第117-119页 |
5.2.3 自举开关电路设计与仿真 | 第119-120页 |
5.3 电路的版图设计与仿真结果 | 第120-124页 |
5.3.1 版图设计 | 第120-121页 |
5.3.2 仿真结果与分析 | 第121-124页 |
5.4 流片测试与讨论 | 第124-126页 |
5.5 本章总结 | 第126-128页 |
第六章 总结与展望 | 第128-130页 |
6.1 研究总结 | 第128页 |
6.2 研究展望 | 第128-130页 |
参考文献 | 第130-138页 |
致谢 | 第138-140页 |
作者简介 | 第140-142页 |