基于FPGA的图像处理技术的研究
摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-11页 |
1.1 研究背景及意义 | 第7-8页 |
1.2 国内外的发展现状 | 第8-9页 |
1.3 本文的主要研究内容 | 第9-11页 |
2 系统整体设计 | 第11-13页 |
2.1 整体设计思路 | 第11页 |
2.2 整体设计方案 | 第11-12页 |
2.3 本章小结 | 第12-13页 |
3 图像处理硬件平台系统设计 | 第13-27页 |
3.1 硬件系统结构模块 | 第13页 |
3.2 采用的FPGA芯片 | 第13-15页 |
3.2.1 FPGA芯片特点 | 第13-14页 |
3.2.2 FPGA芯片类型 | 第14-15页 |
3.3 图像采集模块 | 第15-19页 |
3.3.1 OV5640摄像头的功能和设置 | 第15-17页 |
3.3.2 硬件连接 | 第17-19页 |
3.4 图像存储模块 | 第19-21页 |
3.4.1 FIFO模块简介 | 第19-20页 |
3.4.2 MIGIP核 | 第20-21页 |
3.5 以太网传输模块 | 第21-23页 |
3.5.1 硬件设计 | 第21-23页 |
3.6 外围硬件模块 | 第23-26页 |
3.6.1 电源设计 | 第23-25页 |
3.6.2 JIAG设计 | 第25-26页 |
3.7 本章小结 | 第26-27页 |
4 系统功能模块实现 | 第27-44页 |
4.1 FPGA的设计原则及代码规范 | 第27-28页 |
4.2 FPGA开发平台概述 | 第28页 |
4.2.1 ISE14.7软件平台介绍 | 第28页 |
4.2.2 Modelsim SE软件平台 | 第28页 |
4.2.3 在线逻辑分析仪chipscope | 第28页 |
4.3 系统各个控制模块设计 | 第28-43页 |
4.3.1 全局时钟模块的设计 | 第28-30页 |
4.3.2 OV5640寄存器配置模块 | 第30-34页 |
4.3.3 图像采集模块设计 | 第34-35页 |
4.3.4 FIFO的IP核调用模块设计 | 第35-37页 |
4.3.5 以太网通信模块设计 | 第37-43页 |
4.4 本章小结 | 第43-44页 |
5 系统运行结果及分析 | 第44-50页 |
5.1 测试环境的准备 | 第44-46页 |
5.2 千兆以太网的测试 | 第46-47页 |
5.3 系统的运行结果 | 第47-49页 |
5.4 本章小结 | 第49-50页 |
结论 | 第50-51页 |
参考文献 | 第51-53页 |
附录A 附录内容名称 | 第53-60页 |
致谢 | 第60-61页 |