基于FPGA的PMT模块增益调节控制系统研究
致谢 | 第7-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9-10页 |
第一章 绪论 | 第16-21页 |
1.1 选题背景及PMT模块增益调节的研究意义 | 第16-17页 |
1.2 PMT增益调节研究现状 | 第17-18页 |
1.3 PMT增益调节技术的发展趋势 | 第18-20页 |
1.4 论文的工作内容及章节安排 | 第20-21页 |
第二章 PMT增益调节控制方法研究 | 第21-33页 |
2.1 PMT简介 | 第21-27页 |
2.1.1 PMT的结构及工作原理 | 第21-23页 |
2.1.2 PMT的性能指标 | 第23-24页 |
2.1.3 PMT的分类 | 第24-26页 |
2.1.4 PMT器件的选型 | 第26-27页 |
2.2 PMT增益调节方法分析 | 第27-31页 |
2.2.1 PMT增益与电压的数值关系推导 | 第28-30页 |
2.2.2 PMT增益与控制电压关系确定方法 | 第30-31页 |
2.3 PMT增益调节原理 | 第31页 |
2.4 本章小结 | 第31-33页 |
第三章 PMT模块增益调节控制系统硬件设计 | 第33-52页 |
3.1 系统整体架构 | 第33页 |
3.2 基于FPGA的硬件设计方案 | 第33-34页 |
3.3 PMT增益调节的硬件电路设计 | 第34-40页 |
3.3.1 FPGA简介 | 第34-37页 |
3.3.2 FPGA芯片选型 | 第37页 |
3.3.3 电源电路设计 | 第37-40页 |
3.4 DA数据采集模块设计 | 第40-44页 |
3.4.1 DA芯片选型 | 第40-43页 |
3.4.2 DA芯片电路设计 | 第43-44页 |
3.5 缓冲电路设计 | 第44-47页 |
3.5.1 缓冲芯片选型 | 第44-46页 |
3.5.2 缓冲芯片电路设计 | 第46-47页 |
3.6 串口通讯电路设计 | 第47-50页 |
3.6.1 串口通讯工作原理 | 第47-48页 |
3.6.2 串口通讯电路设计 | 第48-50页 |
3.7 本章小结 | 第50-52页 |
第四章 PMT模块增益调节控制系统软件设计 | 第52-61页 |
4.1 FPGA系统程序设计 | 第52-57页 |
4.1.1 FPGA程序开发环境介绍 | 第52页 |
4.1.2 DA控制程序设计 | 第52-54页 |
4.1.3 串口通讯程序设计 | 第54-57页 |
4.2 上位机软件程序设计 | 第57-60页 |
4.2.1 Labview软件开发环境介绍 | 第57页 |
4.2.2 通讯模块子程序设计 | 第57-59页 |
4.2.3 上位机界面设计 | 第59-60页 |
4.3 本章小结 | 第60-61页 |
第五章 实验测试结果分析 | 第61-70页 |
5.1 系统搭建 | 第61页 |
5.2 实验测试及结果分析 | 第61-68页 |
5.2.1 改变控制电压测试 | 第62-66页 |
5.2.2 对比测试 | 第66-67页 |
5.2.3 多通道测试 | 第67-68页 |
5.3 本章小结 | 第68-70页 |
第六章 总结与展望 | 第70-72页 |
6.1 课题工作内容与总结 | 第70页 |
6.2 不足与展望 | 第70-72页 |
参考文献 | 第72-75页 |
攻读硕士学位期间的学术活动及成果情况 | 第75页 |