32导高性能脑电采集系统硬件设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-11页 |
1.1 课题背景及其研究意义 | 第9页 |
1.2 脑电采集系统国内外发展现状 | 第9-10页 |
1.3 本论文的主要工作和结构安排 | 第10-11页 |
第二章 脑电信号基本知识及系统总体方案 | 第11-17页 |
2.1 脑电信号相关知识 | 第11-12页 |
2.1.1 自发脑电信号及其特点 | 第11-12页 |
2.1.2 诱发脑电信号及其特点 | 第12页 |
2.2 脑电图机的导联 | 第12-14页 |
2.3 脑电采集系统的主要性能指标 | 第14-15页 |
2.4 32导脑电采集系统硬件设计总体方案 | 第15-16页 |
2.5 本章小结 | 第16-17页 |
第三章 系统的设计与实现 | 第17-47页 |
3.1 脑电采集板卡 | 第17-30页 |
3.1.1 前置放大电路设计 | 第17-18页 |
3.1.2 直流矫正电路设计 | 第18-20页 |
3.1.3 右腿驱动电路设计 | 第20-21页 |
3.1.4 滤波器设计 | 第21-25页 |
3.1.5 模数转换部分电路设计 | 第25-28页 |
3.1.6 阻抗检测电路设计 | 第28-29页 |
3.1.7 隔离及微控制器电路 | 第29-30页 |
3.2 主控板卡 | 第30-39页 |
3.2.1 DSP硬件电路设计 | 第30-34页 |
3.2.3 USB电路设计 | 第34-39页 |
3.3 软件设计 | 第39-46页 |
3.3.1 嵌入式程序设计 | 第39-44页 |
3.3.2 上位机程序设计 | 第44-46页 |
3.4 本章小结 | 第46-47页 |
第四章 系统测试与结果分析 | 第47-55页 |
4.1 性能指标测试 | 第47-50页 |
4.2 脑电采集测试 | 第50-54页 |
4.3 本章小结 | 第54-55页 |
第五章 结论 | 第55-57页 |
5.1 总结 | 第55页 |
5.2 展望 | 第55-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-60页 |