基于FPGA实时处理的视频图像增强技术
摘要 | 第1-5页 |
Abstract | 第5-10页 |
1 绪论 | 第10-14页 |
·本课题研究的背景 | 第10-11页 |
·国内外发展现状 | 第11-12页 |
·本论文研究的内容及主要工作 | 第12-13页 |
·本章小结 | 第13-14页 |
2 数字视频图像及FPGA开发环境介绍 | 第14-25页 |
·数字视频图像 | 第14-18页 |
·视频信号数字化 | 第14页 |
·数字视频图像 | 第14-16页 |
·数字视频格式ITU—R BT.656标准 | 第16-18页 |
·开发环境介绍 | 第18-24页 |
·FPGA简介 | 第18-20页 |
·FPGA开发流程 | 第20-23页 |
·FPGA选型 | 第23页 |
·FPGA开发平台简介 | 第23-24页 |
·本章小结 | 第24-25页 |
3 视频图像增强方法及系统方案的设计 | 第25-35页 |
·模板操作 | 第25页 |
·空间域滤波技术 | 第25-33页 |
·中值滤波 | 第26-27页 |
·改进的中值滤波 | 第27-31页 |
·均值滤波 | 第31-32页 |
·加权均值滤波 | 第32-33页 |
·锐化滤波 | 第33页 |
·系统总体设计方案 | 第33-34页 |
·本章小结 | 第34-35页 |
4 基于FPGA的实时视频图像增强算法的软件实现 | 第35-44页 |
·I~2C总线简介 | 第35-36页 |
·EDK开发平台的建立 | 第36-38页 |
·EDK及Microblaze软核处理器概述 | 第36-37页 |
·GPIO核的添加 | 第37-38页 |
·TVP5150的配置 | 第38-41页 |
·TVP5150的读写方式 | 第39-41页 |
·TVP5150的软件实现 | 第41页 |
·SAA7121的配置 | 第41-43页 |
·SAA7121的读写方式 | 第42-43页 |
·SAA7121的软件实现 | 第43页 |
·本章小结 | 第43-44页 |
5 基于FPGA的实时视频图像增强算法的硬件实现 | 第44-58页 |
·系统总体硬件设计方案 | 第44-45页 |
·ISE工具简介 | 第45-46页 |
·TVP5150的接口设计 | 第46-48页 |
·EDK作为ISE子模块设计 | 第48页 |
·滤波模块的设计 | 第48-57页 |
·缓存模块 | 第49-50页 |
·模板生成模块 | 第50-53页 |
·行列计数模块 | 第53-55页 |
·算法处理模块 | 第55-57页 |
·本章小结 | 第57-58页 |
6 系统调试和实验结果 | 第58-65页 |
·系统调试 | 第58页 |
·实验结果 | 第58-64页 |
·实时性分析 | 第58-59页 |
·视频图像增强分析 | 第59-64页 |
·本章小结 | 第64-65页 |
7 总结和展望 | 第65-67页 |
·总结 | 第65页 |
·不足与展望 | 第65-67页 |
参考文献 | 第67-70页 |
攻读硕士学位期间发表学术论文及参与课题情况 | 第70-71页 |
致谢 | 第71页 |