首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

10位10MHz自校准SAR ADC设计

摘要第3-4页
Abstract第4页
第一章 绪论第8-12页
    1.1 研究的背景与意义第8-10页
    1.2 国内外研究现状第10-12页
第二章 SAR ADC基本概述第12-24页
    2.1 SAR ADC的基本原理介绍第12-13页
    2.2 SAR ADC的分类第13-18页
        2.2.1 不同输入类型的SAR ADC第13-15页
        2.2.2 采用不同内置DAC的SAR ADC第15-18页
    2.3 SAR ADC性能指标第18-23页
        2.3.1 SAR ADC静态特性参数第19-21页
        2.3.2 SAR ADC动态特性参数第21-23页
    本章小结第23-24页
第三章 逐次逼近型转换器中的非理想因素分析第24-30页
    3.1 逐次逼近型ADC中的噪声第24-25页
        3.1.1 热噪声第24-25页
        3.1.2 闪烁噪声第25页
    3.2 电荷注入和时钟馈通第25-27页
        3.2.1 电荷注入第26-27页
        3.2.2 时钟馈通第27页
    3.3 电容失配与比较器失调第27-29页
        3.3.1 电容失配第27-28页
        3.3.2 比较器失调第28-29页
    本章小结第29-30页
第四章 SAR ADC的校准第30-39页
    4.1 SAR ADC的校准方法第30-35页
        4.1.1 将模拟信号分路处理的校准方法第30-31页
        4.1.2 差分电容选择失配技术第31页
        4.1.3 基于位相关的PN注入型校准第31-32页
        4.1.4 通过单位电容赋值算法来增强匹配第32-33页
        4.1.5 添加校准模块的SAR-ADC校准方法第33-34页
        4.1.6 自带寄生补偿电容校准DAC阵列第34-35页
    4.2 本论文设计的SAR ADC自校准结构第35-38页
    本章小结第38-39页
第五章 SAR ADC主体电路的设计第39-57页
    5.1 采样-保持电路第39-43页
        5.1.1 MOS开关的导通阻抗第40-41页
        5.1.2 栅压自举开关第41-43页
    5.2 内置DAC设计第43-46页
        5.2.1 寄生电容第44页
        5.2.2 电容失配第44-45页
        5.2.3 DAC电容阵列布局第45-46页
    5.3 比较器设计第46-51页
        5.3.1 比较器工作原理第47页
        5.3.2 比较器动态偏置第47-48页
        5.3.3 比较器静态特性和传输延迟第48-49页
        5.3.4 动态差分比较器第49-51页
    5.4 全定制数字控制逻辑设计第51-56页
        5.4.1 数字基本单元的设计第51-53页
        5.4.2 DAC电容阵列的控制逻辑第53-55页
        5.4.3 电容阵列控制开关逻辑第55-56页
    本章小结第56-57页
第六章 版图布局设计和仿真第57-64页
    6.1. 版图的整体布局第57-59页
    6.2 芯片后仿真波形第59-61页
    6.3 芯片的仿真结果分析第61-63页
    本章小结第63-64页
第七章:章总结与展望第64-65页
参考文献第65-69页
申请学位期间的研究成果第69-70页
致谢第70页

论文共70页,点击 下载论文
上一篇:基于Android的实时视频传输系统设计
下一篇:《国家学生体质健康标准(2014修订)》执行偏差问题与矫正措施研究