摘要 | 第4-5页 |
abstract | 第5页 |
1 绪论 | 第9-14页 |
1.1 课题选题背景和研究意义 | 第9页 |
1.2 国内外研究现状 | 第9-13页 |
1.2.1 旋光检测技术的国内外研究现状 | 第9-11页 |
1.2.2 弹光调制器的国内外研究现状 | 第11-12页 |
1.2.3 基于锁相放大的数据解调技术的国内外研究现状 | 第12-13页 |
1.3 课题来源、目的、主要研究内容 | 第13-14页 |
2 弹光调制测旋光系统设计 | 第14-24页 |
2.1 旋光原理 | 第14-15页 |
2.2 弹光调制器工作原理 | 第15-16页 |
2.3 弹光调制测旋光原理 | 第16-20页 |
2.4 锁相放大数据解调技术原理 | 第20-23页 |
2.5 本章小结 | 第23-24页 |
3 基于FPGA数字锁相硬件电路的设计 | 第24-36页 |
3.1 数字锁相硬件电路的总体设计 | 第24-25页 |
3.2 电源电路设计 | 第25页 |
3.3 光耦隔离电路设计 | 第25-26页 |
3.4 程控放大电路设计 | 第26-29页 |
3.4.1 放大器的芯片选型 | 第26-28页 |
3.4.2 放大电路设计 | 第28-29页 |
3.5 电压跟随电路设计 | 第29页 |
3.6 A/D转换电路设计 | 第29-31页 |
3.7 FPGA外围电路设计 | 第31-33页 |
3.7.1 FPGA的时钟电路设计 | 第31-32页 |
3.7.2 FPGA的下载配置电路设计 | 第32-33页 |
3.8 PCB及电路板 | 第33-35页 |
3.9 本章小结 | 第35-36页 |
4 FPGA数字锁相软件程序设计 | 第36-52页 |
4.1 基于FPGA的DDS信号发生器的设计 | 第36-40页 |
4.1.1 DDS原理 | 第36-38页 |
4.1.2 FPGA的宏功能模块 | 第38-40页 |
4.2 A/D采集控制模块的设计 | 第40-41页 |
4.3 基于FPGA的数字锁相乘累加程序的设计 | 第41-45页 |
4.3.1 FPGA内部的参考信号的产生 | 第41-43页 |
4.3.2 FPGA内部的乘累加程序的设计 | 第43-45页 |
4.4 FPGA向LabVIEW的数据传输 | 第45-48页 |
4.5 Lab VIEW向FPGA传输数据 | 第48-51页 |
4.5.1 LabVIEW程序的编写 | 第48-49页 |
4.5.2 基于SOPC的串口接受程序的设计 | 第49-51页 |
4.6 本章小结 | 第51-52页 |
5 实验验证与分析 | 第52-63页 |
5.1 基于FPGA的DDS信号发生器的测试 | 第52-54页 |
5.1.1 驱动方波精度的测试 | 第52-53页 |
5.1.2 控制驱动方波频率和占空比的测试 | 第53-54页 |
5.2 程控放大倍数的测试 | 第54-55页 |
5.3 A/D采集功能的测试 | 第55-56页 |
5.4 FPGA内部乘累加模块的测试 | 第56-57页 |
5.4.1 乘累加模块参考信号的测试 | 第56-57页 |
5.4.2 乘累加IP核的测试 | 第57页 |
5.5 弹光调制器调制幅值的定标 | 第57-58页 |
5.6 不同浓度葡萄糖溶液旋光角的测试 | 第58-62页 |
5.7 本章小结 | 第62-63页 |
6 总结与展望 | 第63-64页 |
参考文献 | 第64-69页 |
攻读硕士期间参与项目 | 第69-71页 |
致谢 | 第71-72页 |