摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-24页 |
1.1 研究背景介绍 | 第16页 |
1.2 协作通信技术 | 第16-19页 |
1.2.1 协作分集技术 | 第17-18页 |
1.2.2 多项中继网络 | 第18-19页 |
1.3 网络编码在双向中继协作通信应用 | 第19-22页 |
1.4 本文研究内容及结构安排 | 第22-24页 |
第二章 双向中继信道下物理层网络编码和Turbo码的联合设计 | 第24-32页 |
2.1 Turbo码应用于双向中继信道系统模型 | 第24-25页 |
2.2 移动台设计 | 第25-27页 |
2.2.1 分量码编码器的结构 | 第26页 |
2.2.2 交织器的原理 | 第26-27页 |
2.3 中继节点R设计 | 第27-30页 |
2.3.1 中继节点R的译码过程 | 第27-28页 |
2.3.2 虚拟和Trellis图的构造 | 第28-30页 |
2.4 基于虚拟和Trellis图译码算法与基于MMSE检测译码比较 | 第30-31页 |
2.5 本章小结 | 第31-32页 |
第三章 硬件实现算法的推导及优化 | 第32-48页 |
3.1 硬件实现译码流程 | 第32页 |
3.2 基于虚拟和Trellis的MAP算法 | 第32-34页 |
3.3 基于虚拟和Trellis的硬件实现Max-Log-MAP算法 | 第34-37页 |
3.3.1 基于虚拟和Trellis的Max-Log-Map算法推导 | 第34-36页 |
3.3.2 与单用户Turbo译码Max-Log-Map算法的不同 | 第36-37页 |
3.4 软件仿真结果以及各种参数影响结果对比 | 第37-40页 |
3.4.1 基于虚拟和Trellis图MAP算法与Max-Log-MAP比较 | 第37-38页 |
3.4.2 迭代次数对性能的影响 | 第38-39页 |
3.4.3 码字长度对于虚拟和Trellis Max-Log-Map的影响 | 第39-40页 |
3.5 硬件实现方案选取 | 第40-46页 |
3.5.1 修正因子方案选取 | 第40-41页 |
3.5.2 SISO中前后向度量计算值的归一化方案选取 | 第41-42页 |
3.5.3 中继量化选取 | 第42-46页 |
3.6 本章小结 | 第46-48页 |
第四章 FPGA硬件实现和Trellis图的双向中继信道 | 第48-62页 |
4.1 FPGA及开发环境简介与开发系统硬件平台 | 第48-49页 |
4.2 移动台的FPGA实现 | 第49-51页 |
4.3 中继的FPGA实现 | 第51-61页 |
4.3.1 中继顶层设计 | 第51页 |
4.3.3 FPGA实现各个模块 | 第51-60页 |
4.3.4 所占资源以及最后截图 | 第60-61页 |
4.4 本章小结 | 第61-62页 |
第五章 结束语 | 第62-64页 |
参考文献 | 第64-68页 |
致谢 | 第68-70页 |
作者简介 | 第70-71页 |