摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-17页 |
·课题背景 | 第8-9页 |
·处理器性能模型 | 第9-11页 |
·处理器性能分析模型 | 第11-14页 |
·处理器性能分析模型 | 第11-12页 |
·性能分析模型发展 | 第12-14页 |
·仿真环境 | 第14-15页 |
·模拟器 | 第14页 |
·处理器结构 | 第14-15页 |
·本文主要研究内容 | 第15页 |
·本文结构安排 | 第15-17页 |
第2章 区间分析 | 第17-27页 |
·区间行为 | 第17页 |
·前端缺失事件 | 第17-19页 |
·指令Cache缺失 | 第18页 |
·分支误预测 | 第18-19页 |
·后端缺失事件 | 第19-21页 |
·长延时数据Cache缺失 | 第19-21页 |
·其它资源暂停 | 第21页 |
·缺失事件的交叠 | 第21-25页 |
·前端缺失事件之间的交叠 | 第22页 |
·前端与后端缺失事件之间的交叠 | 第22-25页 |
·理想假设的误差 | 第25页 |
·本章小结 | 第25-27页 |
第3章 性能分析模型 | 第27-40页 |
·模型结构 | 第27页 |
·模型实现 | 第27-33页 |
·base部分 | 第27-28页 |
·缺失损失评估 | 第28-31页 |
·模型实现 | 第31-33页 |
·模型验证 | 第33-38页 |
·模型优缺点分析 | 第38-39页 |
·本章小结 | 第39-40页 |
第4章 L1 I-Cache平均缺失损失研究 | 第40-50页 |
·L1 I-Cache缺失区间分析 | 第40-41页 |
·L1 I-Cache平均缺失损失影响因素分析 | 第41-49页 |
·程序特性的影响 | 第41-42页 |
·下一级存储访问时间的影响 | 第42-43页 |
·取指带宽、取指队列以及L1 I-Cache缺失率的影响 | 第43-48页 |
·其他因素的影响 | 第48-49页 |
·本章小结 | 第49-50页 |
结论 | 第50-51页 |
参考文献 | 第51-55页 |
攻读硕士学位期间发表的论文及其它成果 | 第55-57页 |
致谢 | 第57页 |