MIPS仿真器设计与应用
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-16页 |
| ·引言 | 第10-11页 |
| ·仿真器设计研究现状 | 第11-13页 |
| ·仿真器概述 | 第11-12页 |
| ·MIPS仿真器设计现状 | 第12-13页 |
| ·数据片上片外分配研究现状 | 第13-14页 |
| ·研究内容与章节安排 | 第14-16页 |
| 第2章 QTMIPS功能设计 | 第16-25页 |
| ·QTMIPS整体设计目标 | 第16-17页 |
| ·QTMIPS支持的指令集结构 | 第17-22页 |
| ·结构特点 | 第17-18页 |
| ·流水线结构 | 第18-20页 |
| ·寻址方式 | 第20页 |
| ·指令系统 | 第20-22页 |
| ·QTMIPS功能规格 | 第22-24页 |
| ·整体结构 | 第22-23页 |
| ·I/O模块 | 第23页 |
| ·配置模块 | 第23-24页 |
| ·处理模块 | 第24页 |
| ·显示模块 | 第24页 |
| ·本章小结 | 第24-25页 |
| 第3章 QTMIPS实现技术 | 第25-47页 |
| ·开发工具 | 第25-28页 |
| ·Flex | 第25-26页 |
| ·Bison | 第26-27页 |
| ·Qt | 第27-28页 |
| ·关键数据变量 | 第28-29页 |
| ·功能实现 | 第29-38页 |
| ·I/O模块 | 第29-30页 |
| ·配置模块 | 第30-31页 |
| ·处理模块 | 第31-37页 |
| ·显示模块 | 第37-38页 |
| ·关键技术 | 第38-43页 |
| ·串行汇编符号地址处理技术 | 第38-40页 |
| ·内存结构可配置仿真 | 第40-43页 |
| ·测试与验证 | 第43-46页 |
| ·QtMips操作界面 | 第43-45页 |
| ·测试方案设计 | 第45页 |
| ·验证结果分析 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 第4章 基于TCG的数据片上片外分配 | 第47-61页 |
| ·研究框架 | 第47-49页 |
| ·SPM/Cache混合内存结构 | 第47-48页 |
| ·粒度与数据对象 | 第48页 |
| ·研究方案 | 第48-49页 |
| ·TCG模型 | 第49-54页 |
| ·影响Cache缺失的关键因素 | 第49-50页 |
| ·TCG模型构建流程 | 第50页 |
| ·应用程序信息输入 | 第50-51页 |
| ·中间结果生成 | 第51-52页 |
| ·TRG图 | 第52-54页 |
| ·TCG模型计算公式 | 第54页 |
| ·基于TCG的数据分配算法 | 第54-58页 |
| ·地址空间 | 第54-55页 |
| ·SPM/Cache数据分配算法 | 第55-56页 |
| ·固定Cache数据布局算法 | 第56-58页 |
| ·算法仿真与性能分析 | 第58-59页 |
| ·算法仿真 | 第58-59页 |
| ·性能分析 | 第59页 |
| ·本章小结 | 第59-61页 |
| 第5章 总结与展望 | 第61-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-68页 |
| 附录 | 第68页 |