相位噪声测试系统中的数字电路设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·引言 | 第7页 |
| ·国内外相位噪声发展现状 | 第7-8页 |
| ·相位噪声的相关知识 | 第8-10页 |
| ·本文研究内容和章节安排 | 第10-13页 |
| 第二章 相位噪声测试系统数字电路简介 | 第13-21页 |
| ·系统概述 | 第13页 |
| ·数字电路系统结构 | 第13-20页 |
| ·硬件系统 | 第14页 |
| ·模拟电路部分 | 第14-15页 |
| ·FPGA 电路部分 | 第15-18页 |
| ·DSP 电路部分 | 第18-19页 |
| ·数字电路系统电源部分 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 第三章 数字电路系统板设计 | 第21-49页 |
| ·模拟电路设计 | 第21-32页 |
| ·模拟前端电路部分 | 第21-26页 |
| ·ADC 电路部分 | 第26-30页 |
| ·采样时钟电路 | 第30-31页 |
| ·模拟电路电源设计 | 第31-32页 |
| ·数字电路设计 | 第32-46页 |
| ·FPGA 电路部分 | 第33-42页 |
| ·DSP 电路部分 | 第42-45页 |
| ·数字电路电源设计 | 第45-46页 |
| ·PCB 板设计制作 | 第46-48页 |
| ·本章小结 | 第48-49页 |
| 第四章 数字电路系统软件部分 | 第49-65页 |
| ·FPGA 软件部分 | 第49-54页 |
| ·数据通道部分软件设计 | 第49-51页 |
| ·FPGA 中锁相环环路滤波器设计 | 第51-54页 |
| ·DSP 软件部分 | 第54-62页 |
| ·谱估计算法 | 第54-55页 |
| ·周期图法 | 第55-56页 |
| ·自相关法 | 第56-59页 |
| ·改进方法 | 第59-62页 |
| ·CPLD 程序 | 第62-63页 |
| ·本章小结 | 第63-65页 |
| 第五章 实验结果与数据分析 | 第65-69页 |
| ·ADC 电路数据分析 | 第65-66页 |
| ·FPGA 中 FIFO 功能的验证 | 第66-67页 |
| ·DSP 中谱估计算法验证 | 第67-68页 |
| ·本章小结 | 第68-69页 |
| 第六章 总结 | 第69-71页 |
| ·心得体会 | 第69页 |
| ·课题未完成的部分 | 第69页 |
| ·课题可改进的部分 | 第69-71页 |
| 致谢 | 第71-73页 |
| 参考文献 | 第73-76页 |