基于DSP的综合并联型静止无功发生器的研究
摘要 | 第1-6页 |
Abstract | 第6-11页 |
1 绪论 | 第11-21页 |
·选题背景及意义 | 第11-12页 |
·无功补偿装置国际和本国发展进程 | 第12-19页 |
·国际发展进程 | 第12-13页 |
·国内发展概况 | 第13页 |
·无功补偿发展的主要代表 | 第13-19页 |
·无功补偿装置选择的客观分析 | 第19页 |
·笔者研究重点内容和主要任务 | 第19-21页 |
2 无功补偿的结构及原理 | 第21-34页 |
·综合并联静止无功发生器的基本结构 | 第21-23页 |
·各类补偿装置的总述 | 第21页 |
·综合并联型静止无功发生器的基本结构 | 第21-23页 |
·综合并联型静止无功发生装置的工作原理 | 第23-27页 |
·通过IGBT器件的变流器构造 | 第27-32页 |
·通过IGBT开关变流器的实际应用 | 第28-29页 |
·IGBT器件装置的相关驱动电路 | 第29-30页 |
·通过IGBT逆变器件实现的保护环节 | 第30-32页 |
·IGBT的三相PWM逆变电路 | 第32-34页 |
3 综合并联静止无功发生器控制系统设计及数学建模 | 第34-48页 |
·数学模型的建立 | 第34-35页 |
·建立内电流环和电压环控制方式 | 第35-39页 |
·电流内环的设计 | 第35-36页 |
·外电压环的有效设计 | 第36-39页 |
·三相不平衡变流器的建模及其理论分析 | 第39-41页 |
·电网电压不平衡时谐波解决办法和相关控制设计 | 第41-48页 |
·高次谐波的解决途径 | 第41-43页 |
·三相不对称系统闭环控制设计及其优化 | 第43-46页 |
·三相VSC变流器的容量整定 | 第46-48页 |
4 ISVG的DSP控制系统的应用实现 | 第48-66页 |
·控制环节的硬件电路设计 | 第48-56页 |
·主电路的硬件的设计 | 第49-50页 |
·模块控制环节的有效设计 | 第50-52页 |
·系统检测电路设计 | 第52-56页 |
·系统数字算法的实现 | 第56-59页 |
·硬件驱动的简介 | 第56-57页 |
·数字算法的硬件驱动 | 第57-59页 |
·对应系统的相关软件设计 | 第59-66页 |
·操作系统主程序的相关设计 | 第59-61页 |
·外部中断1服务子程序 | 第61页 |
·软件锁相(PLL)子程序 | 第61-62页 |
·T3定时器触发中断的对应子程序 | 第62-63页 |
·电压、电流环调节器及矢量解耦子程序 | 第63-64页 |
·调制方式SPWM子程序 | 第64-66页 |
5 实验结果及其分析 | 第66-75页 |
·整体系统实验及分析 | 第66-68页 |
·电压、电流开环实验 | 第66-67页 |
·系统相应的闭环实验 | 第67-68页 |
·部分电能质量参数的建模仿真及分析 | 第68-74页 |
·电压跌落补偿的仿真 | 第70-71页 |
·三相不平衡负载电压的仿真分析 | 第71-74页 |
·本章小结 | 第74-75页 |
6 结论及展望 | 第75-76页 |
参考文献 | 第76-79页 |
致谢 | 第79-80页 |
作者简介及读研期间主要科研成果 | 第80页 |