| 致谢 | 第1-4页 |
| 摘要 | 第4-5页 |
| ABSTRACT | 第5-9页 |
| 图表目录 | 第9-11页 |
| 1 绪论 | 第11-17页 |
| ·引言 | 第11页 |
| ·研究背景、目的和意义 | 第11-13页 |
| ·IEEE 1588 精密时间协议的发展与现状 | 第11-12页 |
| ·IEEE 1588 网络时延测量研究的发展与现状 | 第12-13页 |
| ·论文的内容安排和主要研究成果 | 第13-17页 |
| ·论文的内容安排 | 第13-14页 |
| ·论文的主要研究成果 | 第14-17页 |
| 2 IEEE1588 精密时间同步协议研究 | 第17-22页 |
| ·IEEE1588 协议基本概念 | 第17-19页 |
| ·IEEE1588 时钟模型 | 第19-22页 |
| ·普通时钟 | 第19-20页 |
| ·边界时钟 | 第20-21页 |
| ·透明时钟 | 第21-22页 |
| ·PTP 报文 | 第22页 |
| ·PTP 报头封装格式 | 第22-23页 |
| ·PTP 报文封装格式 | 第23-25页 |
| ·PTP 报文传输 | 第25-31页 |
| ·IEEE1588 时间同步技术 | 第26-29页 |
| ·IEEE1588 时间同步原理 | 第26-27页 |
| ·延时请求测量机制 | 第27-28页 |
| ·端延时测量机制 | 第28-29页 |
| ·本章小结 | 第29-31页 |
| 3 IEEE1588 协议网络时延测量分析与研究 | 第31-41页 |
| ·IEEE1588 网络时延测量分析 | 第31-36页 |
| ·栈内滞留时间延迟 | 第32-34页 |
| ·传输路径延迟 | 第34页 |
| ·网络交换设备延迟 | 第34-36页 |
| ·基于边界时钟的网络交换设备延迟测量与修正 | 第36-37页 |
| ·基于透明时钟的网络交换设备延迟测量与修正 | 第37-40页 |
| ·端对端透明时钟 | 第37-38页 |
| ·对等透明时钟 | 第38-40页 |
| ·本章小结 | 第40-41页 |
| 4 端对端透明时钟硬件设计与实现 | 第41-59页 |
| ·端对端透明时钟的硬件设计 | 第41-44页 |
| ·端对端透明时钟模型分析 | 第41-42页 |
| ·端对端透明时钟硬件整体设计 | 第42-44页 |
| ·CPU 模块 | 第44-46页 |
| ·DP83640 | 第46-50页 |
| ·概述 | 第46-48页 |
| ·DP83640 时钟结构 | 第48页 |
| ·验证设定的时间 | 第48-49页 |
| ·原理图设计 | 第49-50页 |
| ·端对端透明时钟频率源设计 | 第50-52页 |
| ·以太网模块设计 | 第52-57页 |
| ·DM9000 模块 | 第52-53页 |
| ·AX88180 模块 | 第53-56页 |
| ·以太网接口模块 | 第56-57页 |
| ·本章小结 | 第57-59页 |
| 5 端对端透明时钟软件设计与实现 | 第59-73页 |
| ·软件整体流程设计 | 第59-60页 |
| ·PTP 报文处理模块程序设计 | 第60-64页 |
| ·事件报文时延测量与修正 | 第60-63页 |
| ·普通报文处理程序 | 第63-64页 |
| ·直接转发模块程序设计 | 第64-66页 |
| ·驱动程序设计 | 第66-71页 |
| ·DP83640 驱动设计 | 第66-67页 |
| ·DM9000 驱动设计 | 第67-69页 |
| ·AX88180 驱动设计 | 第69-71页 |
| ·本章小结 | 第71-73页 |
| 6 端对端透明时钟性能验证 | 第73-79页 |
| ·测试平台设计 | 第73-75页 |
| ·实验结果与分析 | 第75-78页 |
| ·本章小结 | 第78-79页 |
| 7 总结与展望 | 第79-81页 |
| ·论文工作总结 | 第79页 |
| ·未来工作展望 | 第79-81页 |
| 参考文献 | 第81-85页 |
| 作者简介及在学期间发表的学术论文与研究成果 | 第85页 |