TD-LTE下行链路研究与解业务映射的多核DSP实现
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-15页 |
·LTE的提出 | 第9页 |
·LTE的需求 | 第9-10页 |
·TDD与FDD | 第10-11页 |
·LTE下行传输技术介绍 | 第11-13页 |
·下行多址技术 | 第11-12页 |
·下行MIMO技术 | 第12-13页 |
·下行HARQ | 第13页 |
·本文的研究范围及结构 | 第13-15页 |
第二章 TD-LTE下行信号处理 | 第15-28页 |
·TD-LTE帧结构 | 第15-16页 |
·TD-LTE下行信道划分 | 第16页 |
·TD-LTE发送机结构 | 第16-27页 |
·业务映射 | 第17-21页 |
·符号级处理 | 第21-27页 |
·本章小结 | 第27-28页 |
第三章 TD-LTE下行接收处理 | 第28-47页 |
·TD-LTE下行接收机结构 | 第28-29页 |
·符号级接收原理和方法 | 第29-37页 |
·OFDM解调 | 第29页 |
·信道估计 | 第29-33页 |
·空时检测 | 第33-34页 |
·解调 | 第34-36页 |
·解扰 | 第36-37页 |
·解业务映射原理和方法 | 第37-41页 |
·码块分割 | 第38页 |
·HARQ合并与解速率匹配 | 第38-40页 |
·CRC校验 | 第40-41页 |
·下行链路仿真及结果分析 | 第41-46页 |
·仿真条件及假设 | 第41-42页 |
·HARQ方案性能比较 | 第42-45页 |
·信道估计性能仿真 | 第45-46页 |
·本章小结 | 第46-47页 |
第四章 TD-LTE解业务映射的多核DSP实现 | 第47-68页 |
·picochip多核DSP平台 | 第47-50页 |
·解业务映射顶层框架 | 第50页 |
·码块分割的多核DSP实现 | 第50-52页 |
·码块分割设计分析 | 第50页 |
·码块分割接口及模块描述 | 第50-52页 |
·HARQ合并的多核DSP实现 | 第52-54页 |
·HARQ设计分析 | 第52-53页 |
·HARQ接口与模块描述 | 第53-54页 |
·解速率匹配的多核DSP实现 | 第54-61页 |
·解速率匹配设计分析 | 第54-58页 |
·解速率匹配接口及模块描述 | 第58-61页 |
·turbo译码的多核DSP实现 | 第61页 |
·CRC校验的多核DSP实现 | 第61-65页 |
·CRC校验设计分析 | 第61-63页 |
·CRC校验接口及模块描述 | 第63-65页 |
·多核DSP实现解业务映射性能分析 | 第65-67页 |
·本章小结 | 第67-68页 |
论文总结 | 第68-70页 |
参考文献 | 第70-72页 |
致谢 | 第72页 |
在读期间发表论文 | 第72页 |