摘要 | 第1-7页 |
Abstract | 第7-9页 |
致谢 | 第9-14页 |
第一章 绪论 | 第14-24页 |
·技术背景 | 第14-15页 |
·集成电路技术的发展规律 | 第15-17页 |
·以MPSoC为代表的多核技术将成为下一代集成电路的主流设计技术 | 第17-18页 |
·多核SoC设计技术的挑战 | 第18-20页 |
·硬件挑战 | 第18-19页 |
·软件挑战 | 第19-20页 |
·国内外相关研究进展 | 第20-22页 |
·国外研究概况 | 第20-21页 |
·国内研究概况 | 第21-22页 |
·本文的课题的研究动因 | 第22-23页 |
·本文的课题来源 | 第23页 |
·论文结构以及内容安排 | 第23-24页 |
第二章 系统架构设计 | 第24-36页 |
·系统架构结构概述 | 第24-25页 |
·系统启动及通讯过程 | 第25-27页 |
·基于ARM处理器的本地子系统通讯层次 | 第27-32页 |
·ARM处理器 | 第27-28页 |
·ARM处理器总线接口描述 | 第28-32页 |
·本地存储器的设计 | 第32页 |
·局部总线 | 第32页 |
·基于AMBA AHB总线通讯架构的全局通讯层次 | 第32-35页 |
·全局总线 | 第33-34页 |
·总线桥 | 第34页 |
·全局共享存储器 | 第34-35页 |
·共享存储器 | 第35页 |
·旗语控制器 | 第35页 |
·小结 | 第35-36页 |
第三章 MPSoC原型芯片设计 | 第36-61页 |
·MPSoC原型芯片扩展性设计 | 第36-38页 |
·从设备模块的设计 | 第38-42页 |
·从设备存储器的设计 | 第38-39页 |
·本地存储器与局部AHB总线接口模块的设计 | 第39-42页 |
·通讯模块的扩展性设计 | 第42-53页 |
·仲裁器模块的设计 | 第42-47页 |
·仲裁算法 | 第43页 |
·仲裁算法实现过程 | 第43-45页 |
·仲裁器RTL级扩展性设计 | 第45-47页 |
·译码器模块的设计 | 第47-49页 |
·数据通道模块的设计 | 第49-53页 |
·主→从数据通道 | 第49-51页 |
·从→主数据通道 | 第51-53页 |
·总线桥的设计 | 第53-60页 |
·小结 | 第60-61页 |
第四章 实验验证 | 第61-78页 |
·实验目的 | 第61页 |
·系统级实验 | 第61-67页 |
·系统级功能验证方案 | 第62-63页 |
·功能验证结果 | 第63-67页 |
·原型芯片实验 | 第67-76页 |
·FPGA原型验证的优点 | 第67-68页 |
·Stratix Ⅱ EP2S180开发平台 | 第68-70页 |
·性能测试的原理 | 第70页 |
·性能测试计划 | 第70-72页 |
·FPGA验证流程 | 第72-74页 |
·设计输入 | 第72-73页 |
·综合优化 | 第73页 |
·布局布线 | 第73-74页 |
·时序分析 | 第74页 |
·门级仿真 | 第74页 |
·调试与加载配置 | 第74页 |
·验证结果 | 第74页 |
·综合结果 | 第74-75页 |
·性能测试结果 | 第75-76页 |
·小结 | 第76-78页 |
第五章 总结与展望 | 第78-81页 |
·论文总结 | 第78-79页 |
·展望 | 第79-81页 |
·处理器结构研究:同构还是异构 | 第79-80页 |
·处理器之间的通讯技术 | 第80页 |
·软件及支持环境 | 第80-81页 |
参考文献 | 第81-84页 |
攻读硕士学位期间发表的论文 | 第84页 |